电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB278M000DG

产品描述LVPECL Output Clock Oscillator, 278MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MB278M000DG概述

LVPECL Output Clock Oscillator, 278MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB278M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率278 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
LCD源驱动和门驱动是什么意思?
262155 LCD源驱动和门驱动是什么意思? ...
electrics stm32/stm8
哪位大侠来帮我看看下面的程序!
我在2410linux下面运行通过read()、write()接口和O_RDWR IOCTL读写I2C设备的程序: #include #include #include #include #include #include #include #def ......
1742 嵌入式系统
新手求助-使用DNW时无法进入主下载选单
我按照2440使用手册的说明,使用DWN准备烧写BootLoader时,系统总是直接启动核心板上的系统,无法进入烧写得选单,请问各位高手有什么办法吗?另外使用仿真器下载时,提示找不到CPU,这是什么问 ......
宝剑出鞘 嵌入式系统
MC9S12XEP100的时钟和中断
MC9S12XEP100的核心频率最高可以运行到多大MHz,总线频率最高可以运行到多少MHz。MC9S12XEP100的复位方式是要自己设计吗?上电复位、外部复位、看门狗定时器复位、时钟监测复位,这四个可以同时 ......
焱阳高照 单片机
iPad深度拆解:剖析A4处理器
世界因为有了Apple新产品iPad而变得更迷人? 在看A4之前,先回顾一下Apple的应用处理器开发史:从2007年的第一代iPhone开始,Apple每年都推出两款新的移动产品,而且是iPhone与iPod Touch系 ......
clark 嵌入式系统
RFID技术和应用发展概况
RFID理论和技术自1970年代就已经成熟。从那时起,它的应用主要在封闭系统,如动物追踪和高速路收费系统。因为RFID的应用不普遍,所以,长期以来,RFID一直默默无闻。RFID是从2003年11月3日开始 ......
JasonYoo 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 71  1140  2613  1190  2144  35  13  12  52  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved