电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WA940M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 940MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531WA940M000DGR概述

CMOS/TTL Output Clock Oscillator, 940MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WA940M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率940 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
ICL232和Max232有什么区别,在使用上怎么选择?
ICL232和Max232有什么区别,在使用上怎么选择?各自有什么不同的特点?具体讲下它们各自的使用...
lygtian 嵌入式系统
LED灯光源在不开开关的情况下,为什么还是会微微亮?
LED灯在不开开关的情况下,为什么还会亮?有没有比较好LED芯片推荐 ...
qq400336518 电源技术
AD10 四层板内电层,信号线比较多,何解??
问题如标题 1.主要是上下信号层走线布不下,因为内电层是走线相当于不铺铜。还有几十根信号线没法弄。求高手指点 2.要是遇到这种问题,是中间两层都设定为信号层也能解决,但是电源需要分为5 ......
675452482 PCB设计
单片机工程师如何做好硬件设计
做了几年的单片机工程师,总感觉(传感器信号采集、信号调理、AD采集)比较难做,可能自己欠缺这方面的知识。高手们给点建议或推荐一些书籍啊! 本帖最后由 pigeon84 于 2013-8-6 21:24 编辑 ......
pigeon84 模拟与混合信号
[沁恒试用]初次使用建议与上手
本帖最后由 viphotman 于 2019-6-27 17:52 编辑 CH340大名已经知道已久,但沁恒的MCU还第一次接触; 一 开箱 我的这个包装不知道是怎么会事,经历了什么,第一次见面,确认为板子担忧 ......
viphotman 单片机
EEWORLD大学堂----TI-RSLK 模块 6 - GPIO
TI-RSLK 模块 6 - GPIO:https://training.eeworld.com.cn/course/4665...
hi5 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2356  991  2638  427  890  9  56  27  48  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved