电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RA1379M00DGR

产品描述LVPECL Output Clock Oscillator, 1379MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RA1379M00DGR概述

LVPECL Output Clock Oscillator, 1379MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RA1379M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1379 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
为什么p1口中断一个脉冲会有2次响应?
我用的是f449芯片,利用p1口输入脉冲来产生中断,设置为下降沿有效。可是实际运行时,一个脉冲却产生2次中断响应。 初始化部分: mov.b #000h,&p1dir ;p1口全部输入 ......
wwwwwwx 微控制器 MCU
串口调试工具
好吧,菜鸟要开始在这里写博文了~ lm3s8962.为什么串口调试大师接收不到端口的数据?调试的是板子自带的例程 设置都正确了啊 波特率115200 数据位 8 校验位NO 停止位 1. ...
xielijuan 微控制器 MCU
共阴数码管
共阴数码管,太暗了,用什么驱动会亮一点,电路该怎么接,我接了个npn的三极管,可是共阴应该是限流的,共阳接三极管的话,才是电流放大,用共阴的显示太暗了,电路该怎么接,希望高手指点...
雾海飘香 嵌入式系统
MSP430的USART的硬件配置
问题:MSP430 的 USART 无法达到 USART控制寄存器所设置的预期的效果 解答:MSP430 的 USART 模块是一个状态机,每次 USART 的配置被重新设置后,必须复位才有效。这可以通过设置 UCTL 寄存 ......
qui26 微控制器 MCU
hdlc定时器问题
在str71x的hdlc的测试程序中,用timer2为hdlc配置时钟,其中有几处不清楚。请教了。程序如下voidclks_init(void){RCCU_Div2Config(ENABLE);//OSCinputisdivideby2RCCU_PLL1Config(RCCU_PLL ......
帐单 stm32/stm8
低功耗蓝牙数据传输率
BLE Data Rate 在项目中遇到一个需求是通过BLE传输几十kB到一百多kB的数据。实际测试的时候发现BLE Data Rate平均在2kB/s左右,所以一次数据传输最多需要一分多钟。这个时间对消费者来讲是 ......
Jacktang 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2878  89  2249  227  1168  58  2  46  5  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved