电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531KB1074M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1074MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531KB1074M00DG概述

CMOS/TTL Output Clock Oscillator, 1074MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531KB1074M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1074 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
DIY手机+fyaocn
DIY 手机确实非常吸引人。不过DIY 一个手表式手机更有挑战。目前看选择MKT的方案具有可行性。现在就开始着手进行。希望能提意见。 积极参加活动,随后把方案提出。 ...
fyaocn DIY/开源硬件专区
小弟想考嵌入式的研究生 有些问题不太清楚
小弟想考嵌入式的研究生 有些问题不太清楚 1:北京理工大学 和北京交通大学 谁的嵌入式好点 2:控制工程算是嵌入式吗 想做嵌入式(系统或软件)考什么方向好 ...
yucaic 嵌入式系统
马上开学啦,活动礼品晒一晒
谢谢论坛送的礼品,蟹蟹EE,多的不说,先上图旅行伴侣插座,出门时候用处大大滴:loveliness: 全球160个国家均可使用的电源转换器:lol 283665 283661283662 膳魔师的焖烧罐{:1_137:},没啥 ......
sunduoze 聊聊、笑笑、闹闹
嵌入式系统应该如何学习?菜鸟的疑问
我是一个大学生,今年才大二,计算机系的学生。由于学校里没有嵌入式系统的课程,但是我现在想学习,就一时没有头绪。也查过很多的资料,互联网什么的都有过。但是本人呢了解,亲身经历过的人会 ......
wangtong0819 嵌入式系统
电池包设计要考虑的一些问题
作为一个动力电池包设计者,你可能属于电池厂家的工程技术部门,也可能是独立的第三方电池包设计公司,还可能是主机厂的员工。如果是后两种情形,你就很有可能遇到题目中的问题,面对一 ......
qwqwqw2088 模拟与混合信号
为什么手机操作系统要统一
现在手机操作系统统一是不是大势所趋?...
ojo 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2492  1942  1584  2689  2917  1  58  29  40  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved