电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550CD89M6000BG

产品描述CMOS Output Clock Oscillator, 89.6MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小556KB,共44页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

550CD89M6000BG概述

CMOS Output Clock Oscillator, 89.6MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

550CD89M6000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
最大控制电压3.3 V
最小控制电压
频率调整-机械NO
频率偏移/牵引率80 ppm
频率稳定性50%
JESD-609代码e4
制造商序列号550
安装特点SURFACE MOUNT
标称工作频率89.6 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸177.8mm x 127.0mm x 41.91mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
Si550
V
O L TA G E
- C
O N T R O L L E D
C
R Y S TA L
O
S C I L L A T O R
(V CX O)
10 MH
Z T O
1.4 G H
Z
Features
Available with any-rate output
frequencies from 10 MHz to
945 MHz and selected frequencies
to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance
3x better frequency stability than
SAW based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, & CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Lead-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET / SDH
xDSL
10 GbE LAN / WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 6.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 is available with
any-rate output frequency from 10 to 945 MHz and selected frequencies to
1400 MHz. Unlike traditional VCXO’s where a different crystal is required for
each output frequency, the Si550 uses one fixed crystal to provide a wide
range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In
addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems. The Si550 IC-based VCXO is
factory configurable for a wide variety of user specifications, including
frequency, supply voltage, output format, tuning slope, and temperature
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10-1400 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 0.5 7/06
Copyright © 2006 by Silicon Laboratories
Si550
有没申请过Cosmic公司免费的ST16K代码限制的编译器的?
一般申请要多久才能批呀还有申请时要注意什么我都申请快一天了这么还没呀...
wuh2003 stm32/stm8
28035采集外部高低电压时,高低压分别是什么范围
28035采集外部高低电压时,高低压分别是什么范围...
越狱兔哥哥 微控制器 MCU
这个夏天,6个小孩走散了,还会回来的,对不对
此时此刻很想一个人找个地方静静地哭,终于体会到了一件事情,那就是当我们拥有某样东西的时候不觉得它珍贵,但当我们失去的时候才发现它是珍宝。 从没有想过时间可以过得这么快,仿佛还是三 ......
merrui 聊聊、笑笑、闹闹
菜鸟IIC总线通信问题
IIC BUS通信协议中所讲的SDA,SCL和芯片24c01/02/03系列中的SDA,SCL是对应的吧?意思是说24c01/02/03是实现IIC通信的基础模块吧? 其功能就是帮助IIC总线上的MCU和PC互相寻址通信? 是吗? ( ......
mcuPathfinder 51单片机
电赛备赛经验
全国电赛还是有一定难度的,在规定时间内,也就是4天3夜的时间内,高标准高要求的做出电赛试题。从我个人认为还是很有难度的。在这段时间内,我们要做到符合要求的软件和开发,一直硬件的的制作 ......
念慈菴 电子竞赛
CH224K测试QC2.0协议9V+E-Mark功能
本帖最后由 韵湖葱白 于 2022-9-3 15:28 编辑 请求原谅 其实早就拿到板子了,芯片手册也打印出来,看了N次。 USB 母口和Type C的头子也早就买好了,然后出差了N久,实在是没时 ......
韵湖葱白 国产芯片交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2210  2863  573  2718  1471  45  58  6  36  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved