电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

554AF000221BGR

产品描述LVPECL Output Clock Oscillator, 657.42188MHz Nom, ROHS COMPLIANT, SMD, 8 PIN
产品类别振荡器   
文件大小3MB,共115页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

554AF000221BGR概述

LVPECL Output Clock Oscillator, 657.42188MHz Nom, ROHS COMPLIANT, SMD, 8 PIN

554AF000221BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性IT CAN ALSO OPERATE AT 644.53130 MHZ, 622.08000 MHZ AND 531.25000 MHZ
最大控制电压3.3 V
最小控制电压
最长下降时间0.35 ns
频率调整-机械NO
频率偏移/牵引率100 ppm
频率稳定性50%
JESD-609代码e4
制造商序列号554
安装特点SURFACE MOUNT
标称工作频率657.42188 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
Si554
Q
U A D
F
R E Q U E N C Y
VCXO (10 MH
Z T O
1.4 GH
Z
)
Features
Available with any-rate output
frequencies from 10–945 MHz and
select frequencies to 1.4 GHz
Four selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL, LVDS
& CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
xDSL
10 GbE LAN / WAN
Low jitter clock generation
Optical Modules
Clock and data recovery
Ordering Information:
See page 7.
Description
The Si554 quad frequency VCXO utilizes Silicon Laboratories advanced
DSPLL
®
circuitry to provide a very low jitter clock for all output frequencies.
The Si554 is available with any-rate output frequency from 10 to 945 MHz
and select frequencies to 1400 MHz. Unlike traditional VCXOs where a
different crystal is required for each output frequency, the Si554 uses one
fixed crystal frequency to provide a wide range of output frequencies. This
IC based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides superior supply noise rejection, simplifying the task of generating
low jitter clocks in noisy environments typically found in communication
systems. The Si554 IC-based VCXO is factory configurable for a wide
variety of user specifications including frequency, supply voltage, output
format, tuning slope, and temperature stability. Specific configurations are
factory programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
Pin Assignments:
See page 6.
(Top View)
FS[1]
7
V
C
1
2
3
8
FS[0]
6
5
4
V
DD
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK- CLK+
FS1
Fixed
Frequency XO
Any-rate
10–1400 MHz
DSPLL
®
Clock Synthesis
FS0
ADC
V
c
OE
GND
Rev. 0.5 7/06
Copyright © 2006 by Silicon Laboratories
Si554
关于can通讯的接收中断产生的时间
can总线接收中断是什么时候产生,是在总线上的数据已进入滤波器就产生?还是等到滤波器将数据送到rxfifo中才产生中断?另外总线上的数据到滤波器应该是串行进入的吧? 项目中出现的问题是,本 ......
leosky568 51单片机
精彩电源讲座:高频降压变化器的局限
高频降压变化器的局限 384623384624384625384626 点击观看精彩电源讲座:高频降压变化器的局限 ...
qwqwqw2088 模拟与混合信号
晒晒我手机里的电子开发软件
现在的电工木有不用智能手机的吧,晒一下我手机里的电子设计软件。我现在是iPhone5 和小米2 双枪老太婆,平时上网,微博微信用iPhone, 地铁,公交,还有一些设计软件用小米,因为iPhone上的电工 ......
超级电工 单片机
AD程序模拟量输入 求助
初学者我写了个AD检测程序,目的是检测AD转换的误差,以便挑选芯片,现在想请教大家,我得模拟量应该怎样加到A0,是直接将A0连接到电压输入端,还是别的,请教有什么要注意的吗...
t2yaote 微控制器 MCU
【求助】stm8l单片机无法设置FLASH的寄存器?
其他寄存器都可正常设置,如GPIO 、LCD 、ADC等。但是对FLASH寄存器进行操作时,调试发现寄存器的值没有写入。如执行FLASH->CR1 |= 0x08;后,看到FLASH的CR1寄存器的值仍然是0x00. 请问各位有 ......
javine stm32/stm8
fpga的供电电源芯片
小弟使用一款xilinx的fpga,供电电压分别是1.2 2.5 3.3,有没有合适的电源芯片,能够直接出这三种电压啊。用过的高人给指点一下...
yilaozhuang FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 314  2584  1998  936  601  29  18  6  9  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved