电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB398M000BGR

产品描述LVPECL Output Clock Oscillator, 398MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MB398M000BGR概述

LVPECL Output Clock Oscillator, 398MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB398M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率398 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
信号不稳定求助
我用74HC4051做了一个开关选择电路, 另外用74HC4051和74HC4053做了一块,单独调试时有时信号能调通,有时调不通信号很不稳定,不知道怎么回事 两个板子连起来也调通过,可是也是不稳定,一会 ......
282767310 嵌入式系统
怎样修改apb的频率
我用的是cortex m0的lpc1114,发现最短的时钟中断太长了,于是想修改一个apb的clk,但是找不到此寄存器 看到有的手册说是apb的频率是ahb的四分之一,请问一下该如何修改,谢谢了...
gl4365 NXP MCU
讨论讨论将来电子行业的工作方向?
讨论讨论将来电子行业的工作方向?...
mecodi 工作这点儿事
共享一个大赛例子
这是我在网上找到的一个不错的例子 ,对以后可能会有帮助 。大家一起共享一下...
jin429431378 DIY/开源硬件专区
寻宝活动Alexa工具条安装问题解决办法!
2、如何在傲游浏览器上安装alexa工具条?alexa不支持遨游浏览器,因为alexa工具条必须运行才能起作用,而alexa在遨游浏览器上是不显示也无法运行的,现在没办法安装,因为遨游浏览器软件开发商 ......
maker 聊聊、笑笑、闹闹
为什么一些单片机的串口设置里RX要设置成浮空输入或者颓然输出
在STM32F103的串口配置例程中一般把RX设置成了浮空输入模式,而在STM32F051的串口配置模式中却把RX配置成了推挽输出的模式,刚开始尤其是对这个RX设置成推挽输出模式很不理解,你想啊,RX是接收 ......
段凯文 ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2178  1138  1922  1279  2847  6  33  7  3  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved