电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WC387M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 387MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530WC387M000DGR概述

CMOS/TTL Output Clock Oscillator, 387MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WC387M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率387 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
差模、共模信号,差分放大电路
举例来说,假如一个ADC有两个模拟输入端,并且AD转换结果取决于这两个输入端电压之差,那么我们说这个ADC是差分输入的,并把这两个模拟输入端合在一起叫做差分输入端。但是加在差分输入端上的电 ......
Jacktang 模拟与混合信号
sitara-linuxsdk-sdg-05.05.01.00.pdf
106708 ti-sdk-am335x-evm-05.05.01.00-Linux-x86-Install...
qinkaiabc DSP 与 ARM 处理器
M3 ADC多通道采集,且用软件触发方式的问题
步长与ADCx有什么关系,软件触发一次,所有输入通道的数据都能获得,还是需要多次触发。...
diy85285196 微控制器 MCU
深圳市赫尔诺电子技术有限公司
Shenzhen LED-Hero Electronic Technology Co,ltd ,是一家国内国际生产销售为一体的厂家,主要专业生产LED 户内外显示屏,产品远销世界各地。本司坐落于观澜君龙社区“赫尔诺工业园”,我司拥 ......
gouleweixiao 求职招聘
出师不利
好不容易过个周末,昨天忙了一天,一大早跑募捐,完事都中午了。下午家里马桶的进水阀又坏了,修了一下午,总算凑活能用了。 今天准备痛快玩玩Helper2416,在fc12上解压缩HELPER2416-KERNEL3.2 ......
exiao 嵌入式系统
wince 特殊功能键的疑问??
大家好! 小弟最近在搞特殊功能键,我的设备是完全通过键盘操作的,没有触摸屏,有几个疑问想向各位请教 1:windows桌面操作系统里都有个多窗口切换键ALT+TAB,不知在wince里是否也有这 ......
q_zhang 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1043  2752  2596  1798  2201  52  51  41  31  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved