电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KC298M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 298MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530KC298M000DGR概述

CMOS/TTL Output Clock Oscillator, 298MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KC298M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率298 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
Q1的作用
Q1的作用...
eeleader 工业自动化与控制
有高手知道网上比较 好的嵌入式论坛在哪里么?
请问想入行嵌入式,有哪些好的资源和论坛啊? Arm 系列最好 嵌入式 与soc 都可以...
arvinchang 嵌入式系统
ESP-MP-01开发板固件
本帖最后由 dcexpert 于 2016-8-10 14:57 编辑 ESP-MP-01开发板的最新固件(esp8266 v1.8.2,LR v1.1.0),根据官方源码编译。 在Windows下可以用ESP8266Flasher、ESPFlashDownloadTool等 ......
dcexpert MicroPython开源版块
基底噪声异常涨起来---------急,谢谢!
关于基底噪声异常涨起来很大幅度——这个问题一直困扰了我,都急晕了,但不知道原因在哪,也找不到解决的办法。 信道链路就单看了:天馈下来电缆连接输入给放大器组件再输出信号。 单独测天 ......
luojiajing 无线连接
腾讯杀入物联网
 据了解,QQ物联是腾讯基于帐号体系与社交能力提出的,旨在帮助硬件企业转型互联网,为用户提供智能化生活的智能硬件开放体系。QQ物联将SDK写入各智能硬件设备,相当于每个智能硬件设备都 ......
qq849682862 聊聊、笑笑、闹闹
模拟数字电路系统设计与案例分析
“模拟数字电路系统设计与案例分析” 第一章 如何深入快速掌握信号完整性 0. 基础不牢,地动山摇 有一些高手,值得再提高! 1. 我们都需要信号完整性 2. 不用数学,理解信号完整性(signal i ......
zhao888 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1380  577  330  1692  1249  41  6  56  51  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved