电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT71V432S6PFGI

产品描述Cache SRAM, 32KX32, 6ns, CMOS, PQFP100, 14 X 20 MM, 1.40 MM HEIGHT, PLASTIC, TQFP-100
产品类别存储   
文件大小623KB,共18页
制造商IDT (Integrated Device Technology)
标准  
下载文档 详细参数 选型对比 全文预览

IDT71V432S6PFGI概述

Cache SRAM, 32KX32, 6ns, CMOS, PQFP100, 14 X 20 MM, 1.40 MM HEIGHT, PLASTIC, TQFP-100

IDT71V432S6PFGI规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码QFP
包装说明14 X 20 MM, 1.40 MM HEIGHT, PLASTIC, TQFP-100
针数100
Reach Compliance Codecompliant
ECCN代码3A991.B.2.A
最长访问时间6 ns
其他特性PIPELINED ARCHITECTURE
最大时钟频率 (fCLK)83 MHz
I/O 类型COMMON
JESD-30 代码R-PQFP-G100
JESD-609代码e3
长度20 mm
内存密度1048576 bit
内存集成电路类型CACHE SRAM
内存宽度32
湿度敏感等级3
功能数量1
端子数量100
字数32768 words
字数代码32000
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织32KX32
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码LQFP
封装等效代码QFP100,.63X.87
封装形状RECTANGULAR
封装形式FLATPACK, LOW PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)260
电源3.3 V
认证状态Not Qualified
座面最大高度1.6 mm
最大待机电流0.015 A
最小待机电流3.14 V
最大压摆率0.18 mA
最大供电电压 (Vsup)3.63 V
最小供电电压 (Vsup)3.135 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Matte Tin (Sn) - annealed
端子形式GULL WING
端子节距0.65 mm
端子位置QUAD
处于峰值回流温度下的最长时间30
宽度14 mm
Base Number Matches1

文档预览

下载PDF文档
32K x 32 CacheRAM™
3.3V Synchronous SRAM
Burst Counter
Single Cycle Deselect
Features
IDT71V432
32K x 32 memory configuration
Supports high-performance system speed:
Commercial and Industrial:
— 5ns Clock-to-Data Access (100MHz)
— 6ns Clock-to-Data Access (83MHz)
— 7ns Clock-to-Data Access (66MHz)
Single-cycle deselect functionality (Compatible with
Micron Part # MT58LC32K32D7LG-XX)
LBO
input selects interleaved or linear burst mode
Self-timed write cycle with global write control (GW), byte
write enable (BWE), and byte writes (BWx)
Power down controlled by ZZ input
Operates with a single 3.3V power supply (+10/-5%)
Packaged in a JEDEC Standard 100-pin rectangular plastic
thin quad flatpack (TQFP).
Description
The IDT71V432 is a 3.3V high-speed 1,048,576-bit CacheRAM
organized as 32K x 32 with full support of the Pentium™ and PowerPC™
processor interfaces. The pipelined burst architecture provides cost-
effective 3-1-1-1 secondary cache performance for processors up to
100 MHz.
The IDT71V432 CacheRAM contains write, data, address, and
control registers. Internal logic allows the CacheRAM to generate a self-
timed write based upon a decision which can be left until the extreme end
of the write cycle.
The burst mode feature offers the highest level of performance to the
system designer, as the IDT71V432 can provide four cycles of data for
a single address presented to the CacheRAM. An internal burst address
counter accepts the first cycle address from the processor, initiating the
access sequence. The first cycle of output data will be pipelined for one
cycle before it is available on the next rising clock edge. If burst mode
operation is selected (ADV=LOW), the subsequent three cycles of output
data will be available to the user on the next three rising clock edges. The
order of these three addresses will be defined by the internal burst counter
and the
LBO
input pin.
The IDT71V432 CacheRAM utilizes IDT's high-performance, high-
volume 3.3V CMOS process, and is packaged in a JEDEC Standard
14mm x 20mm 100-pin thin plastic quad flatpack (TQFP) for optimum board
density in both desktop and notebook applications.
Pin Description Summary
A
0
–A
14
CE
CS
0
,
CS
1
OE
GW
BWE
BW
1,
BW
2,
BW
3,
BW
4
CLK
ADV
ADSC
ADSP
LBO
ZZ
I/O
0
–I/O
31
V
DD
V
SS
Address Inputs
Chip Enable
Chips Selects
Output Enable
Global Write Enable
Byte Write Enable
Individual Byte Write Selects
Clock
Burst Address Advance
Address Status (Cache Controller)
Address Status (Processor)
Linear / Interleaved Burst Order
Sleep Mode
Data Input/Output
3.3V Power
Ground
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
I/O
Power
Ground
Synchronous
Synchronous
Synchronous
Asynchronous
Synchronous
Synchronous
Synchronous
N/A
Synchronous
Synchronous
Synchronous
DC
Asynchronous
Synchronous
DC
DC
3104 tbl 01
CacheRAM is a trademark of Integrated Device Technology.
Pentium processor is a trademark of Intel Corp.
PowerPC is a trademark of International Business Machines, Inc.
OCTOBER 2008
1
DSC-3104/06
©2005 Integrated Device Technology, Inc.

IDT71V432S6PFGI相似产品对比

IDT71V432S6PFGI IDT71V432S6PFGI8
描述 Cache SRAM, 32KX32, 6ns, CMOS, PQFP100, 14 X 20 MM, 1.40 MM HEIGHT, PLASTIC, TQFP-100 Standard SRAM, 32KX32, 6ns, CMOS, PQFP100
是否Rohs认证 符合 符合
厂商名称 IDT (Integrated Device Technology) IDT (Integrated Device Technology)
Reach Compliance Code compliant unknown
最长访问时间 6 ns 6 ns
最大时钟频率 (fCLK) 83 MHz 83 MHz
I/O 类型 COMMON COMMON
JESD-30 代码 R-PQFP-G100 R-PQFP-G100
JESD-609代码 e3 e3
内存密度 1048576 bit 1048576 bit
内存集成电路类型 CACHE SRAM STANDARD SRAM
内存宽度 32 32
湿度敏感等级 3 3
端子数量 100 100
字数 32768 words 32768 words
字数代码 32000 32000
工作模式 SYNCHRONOUS SYNCHRONOUS
最高工作温度 85 °C 85 °C
最低工作温度 -40 °C -40 °C
组织 32KX32 32KX32
输出特性 3-STATE 3-STATE
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 LQFP QFP
封装等效代码 QFP100,.63X.87 QFP100,.63X.87
封装形状 RECTANGULAR RECTANGULAR
封装形式 FLATPACK, LOW PROFILE FLATPACK
并行/串行 PARALLEL PARALLEL
电源 3.3 V 3.3 V
认证状态 Not Qualified Not Qualified
最大待机电流 0.015 A 0.015 A
最小待机电流 3.14 V 3.14 V
最大压摆率 0.18 mA 0.18 mA
标称供电电压 (Vsup) 3.3 V 3.3 V
表面贴装 YES YES
技术 CMOS CMOS
温度等级 INDUSTRIAL INDUSTRIAL
端子面层 Matte Tin (Sn) - annealed Matte Tin (Sn) - annealed
端子形式 GULL WING GULL WING
端子节距 0.65 mm 0.635 mm
端子位置 QUAD QUAD
Base Number Matches 1 1
大学生应该学习哪些电子知识
有不少的在校的大学生写信给我,问在学校里应该学习什么电子知识.就业形势越来越严峻,不光是在中国,全球都一样,全球经济的发展速度放慢,至少会持续几年的时间.半导体产业目前进入低潮,很多公司裁 ......
fighting 模拟电子
求助啊!基于stm32和rf24l01的语音传输系统!
求助啊!基于stm32和rf24l01的语音传输系统!这是一个同学的毕设,现在快验收了,班上都没用过stm32,帮他来不及了,哪位大神有全套完整的设计方案的,能否赐予?为表感激,给予一定的报酬。谢 ......
hh376158101 stm32/stm8
大家对触摸板的触摸感受如何?
我的是那种风火轮的那种,感觉位置有点不像平常按键那样位置确定,也许是不习惯,习惯了可能一下在就点在位置了大家的感觉如何?是不是各个人的手指不同有影响?...
wangfuchong 微控制器 MCU
多层板中地或者电源用通孔好还是盲孔好呢
多层板中地或者电源用通孔好还是盲孔好呢...
l0700830216 PCB设计
请教一卡通(非接触ic卡)的开发流程
关于非接触ic卡的开发流程,请有开发经验的朋友指导一下下,谢谢先。...
lnasliu 嵌入式系统
WINCE下能不能通过MSG这个消息结构来传送一个大的数据结构?比如通过PostMessage函数传一个大的数据结构。找了半天没找到好的例子!
WINCE下能不能通过MSG这个消息结构来传送一个大的数据结构?比如通过PostMessage函数传一个大的数据结构。找了半天没找到好的例子!...
lingjian1026 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 367  2093  2834  755  2688  18  10  43  47  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved