电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RA996M000DGR

产品描述LVPECL Output Clock Oscillator, 996MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RA996M000DGR概述

LVPECL Output Clock Oscillator, 996MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RA996M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率996 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求助一下12864液晶驱动!!
12864液晶资料,小弟怎么看也看不明白,不知道如何去编写驱动程序静态显示文字,想问下各位在编写时液晶准备状态的步骤顺序?谢了!!附上12864的中文资料...
popfat FPGA/CPLD
远程更新程序代码
我在做一个灯控的系统,用的是飞思卡尔的KW01套件,现需要中心结点来更新目标结点的程序代码,实现对目标结点的灯的重新控制,应该如何实现将已编译好的HEX文件写入到目标结点上?...
nplcyox ARM技术
帮忙啊。有谁能帮我把这个驱动改成支持三星和现代的NAND FLASH,代码在附件,帮忙看下,修改下。
帮忙啊。有谁能帮我把这个驱动改成支持三星和现代的NAND FLASH,代码在附件,帮忙看下,修改下。 主要是修改nfc_big_block.c中的2753行左右,三星和现代的驱动,在其它文件里都有,我是只菜鸟 ......
sunline 嵌入式系统
朋友们,本人有事请教。
想到一个新产品,希望一起了解研究下。...
周海生 电源技术
【GD32L233C-START 评测】-软件环境及硬件资源
软件环境 我使用的MDK-ARM开发环境,这个软件的安装比较简单,这里就不说明安装过程了。我安装的是V5.29版本,MDK更新好像也很快的,可能芯片在不断出现新型号。我安装得比较早,所以但 ......
anger0925 GD32 MCU
寻求bj8p508apj资料
单片机 bj8p508apj 资料,。。。 本帖最后由 zhjzh72_2004 于 2009-4-27 21:48 编辑 ]...
zhjzh72_2004 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2801  1725  476  2448  1520  9  8  55  16  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved