电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DC681M000DG

产品描述CMOS/TTL Output Clock Oscillator, 681MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530DC681M000DG概述

CMOS/TTL Output Clock Oscillator, 681MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DC681M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率681 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【SensorTag】BTool工具的使用
BTool工具需要硬件支持 方案1:CC2540 USB dongle方案2:SmartRF05EB 和 CC2541EM 评估板。方案3:USB转TTL232=》SensorTag 方案 https://bbs.eeworld.com.cn/thread-427983-1-1.html ......
蓝雨夜 无线连接
FPGA内实现除法是否很困难?
请问如何实现FPGA的除法运算,是否要占用很多资源?...
xiaoxin1 FPGA/CPLD
德州仪器面向锂离子电池推出首款支持多串,多种化学成分电池的电量计
采用 Impedance Track™ 电池容量技术的创新型电源电路支持锂离子及 LiFePO4 化学成分,未来电量计还将支持铅酸、NiCd 与 NiMH 化学成分 2012 年 7 月 5 日,北京讯 日前,德州仪 ......
qwqwqw2088 模拟与混合信号
那位仁兄有visual scope?
那位仁兄有visual scope?win7能用的,上传一个,在下感激不尽 ...
wugx 下载中心专版
这些所谓的自组网的定义是啥?
通用的ZigBee频段为2.4GHz,这个不是严格的2.400GHz,而是在2.4GHz附近的几个频带,因为ZigBee采用的是信道接入技术,包括时分复用 GTS 技术和随机接入信道技术 CSMA/CA,这种技术能让ZigBee在2 ......
QWE4562009 综合技术交流
一个简单的关于计算机组成问题!,谢谢讲解!
1.编写过程 is-little-endian,当在小端机器上编译和运行时返回1,在大端法机器上编译和运行时返回0,这个程序应该可以在任何机器上运行,无论机器的字长是多少?...
lmx5078 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 822  1961  2290  21  430  52  33  18  7  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved