电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT71V424S15PHGI

产品描述Standard SRAM, 512KX8, 15ns, CMOS, PDSO44, 0.400 INCH, ROHS COMPLIANT, TSOP2-44
产品类别存储   
文件大小71KB,共9页
制造商IDT (Integrated Device Technology)
标准  
下载文档 详细参数 全文预览

IDT71V424S15PHGI概述

Standard SRAM, 512KX8, 15ns, CMOS, PDSO44, 0.400 INCH, ROHS COMPLIANT, TSOP2-44

IDT71V424S15PHGI规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码TSOP2
包装说明TSOP2, TSOP44,.46,32
针数44
Reach Compliance Codecompliant
ECCN代码3A991.B.2.A
最长访问时间15 ns
I/O 类型COMMON
JESD-30 代码R-PDSO-G44
JESD-609代码e3
长度18.41 mm
内存密度4194304 bit
内存集成电路类型STANDARD SRAM
内存宽度8
湿度敏感等级3
功能数量1
端子数量44
字数524288 words
字数代码512000
工作模式ASYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织512KX8
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码TSOP2
封装等效代码TSOP44,.46,32
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)260
电源3.3 V
认证状态Not Qualified
座面最大高度1.2 mm
最大待机电流0.02 A
最小待机电流3 V
最大压摆率0.16 mA
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Matte Tin (Sn) - annealed
端子形式GULL WING
端子节距0.8 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度10.16 mm
Base Number Matches1

文档预览

下载PDF文档
3.3V CMOS Static RAM
4 Meg (512K x 8-Bit)
Features
IDT71V424S
IDT71V424L
Description
The IDT71V424 is a 4,194,304-bit high-speed Static RAM organized
as 512K x 8. It is fabricated using IDT’s high-perfomance, high-reliability
CMOS technology. This state-of-the-art technology, combined with inno-
vative circuit design techniques, provides a cost-effective solution for high-
speed memory needs.
The IDT71V424 has an output enable pin which operates as fast as
5ns, with address access times as fast as 10ns. All bidirectional inputs and
outputs of the IDT71V424 are TTL-compatible and operation is from a
single 3.3V supply. Fully static asynchronous circuitry is used, requiring
no clocks or refresh for operation.
The IDT71V424 is packaged in a 36-pin, 400 mil Plastic SOJ and 44-
pin, 400 mil TSOP.
512K x 8 advanced high-speed CMOS Static RAM
JEDEC Center Power / GND pinout for reduced noise
Equal access and cycle times
— Commercial and Industrial: 10/12/15ns
Single 3.3V power supply
One Chip Select plus one Output Enable pin
Bidirectional data inputs and outputs directly
TTL-compatible
Low power consumption via chip deselect
Available in 36-pin, 400 mil plastic SOJ package and
44-pin, 400 mil TSOP.
Functional Block Diagram
A
0
A
18
ADDRESS
DECODER
4,194,304-BIT
MEMORY ARRAY
I/O
0
- I/O
7
8
I/O CONTROL
8
8
WE
OE
CS
CONTROL
LOGIC
3622 drw 01
JULY 2004
1
©2004 Integrated Device Technology, Inc.
DSC-3622/06
WinCE 5.0 ListView控件 快捷菜单问题
求救!!! ListView控件,在持选操作(按住不动)时,快捷菜单显示不出来。请问大侠们,这是怎么回事呀??,如何才能正确显示出快捷菜单呀?? 【设备:Coolpad7360 开发环境:Visua ......
lian 嵌入式系统
示波器的隔离问题
【不懂就问】 一直没搞懂示波器的隔离问题,所以求教 举个例子吧,原来误把非隔离示波器探头的小夹子夹在,220伏特供电的主回路的2844芯片的Vcc脚上 探头另外一端还没有接任何地方,就看到板 ......
shaorc 电源技术
Bus Hound 抓的扫描枪条码数据格式
大家好! 我用Bus Hound 抓的扫描枪条码数据,发现这些数据似乎不是ascii格式的。 但很有规律。 例如以下数据是扫描条形码 4891081554034 的结果,有谁知道编码方式吗? 23 DI ......
ruiqing2007 嵌入式系统
S3C2410开发板上LCD屏显示旋转问题
uC/GUI移植到了2410的板子上,现在手上这个LCD是240*320竖屏显示的,(0,0)点在左上角,现在想横屏显示,怎么改呢?我想改驱动,framebuffer的大小和帧内存大小是一样的,帧内存与视口(view po ......
wangxingfei ARM技术
Xilinx嵌入式 IP 目录
获取所有用于嵌入式方法的 IP。 下列内核包含在 EDK 内。各个内核均直接在带有 MicroBlaze™ 软处理器和 PowerPC® 处理器的 Xilinx Platform Studio 内运行。 处理器 IP 核总线 ......
心仪 FPGA/CPLD
AssociatedDevList中的无效节点
昨天发现一个问题,ED设备不定义NV_RESTORE宏,频繁掉电上电多次后,就不能入网了。然后google了一下找到原因:ED设备反复入网,重新分配ShorAddr,AssociatedDevList就被占满了。AssociatedDev ......
wateras1 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2173  1380  921  2077  839  44  28  19  42  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved