电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QC214M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 214MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530QC214M000DGR概述

CMOS/TTL Output Clock Oscillator, 214MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QC214M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率214 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【NUCLEO-L552ZE测评】小小温度计
拓展板上面的NTC接到开发板的A0接口。对应PA3引脚,第8通道的ADC。 这次用例程的ADC板块的ADC_MultiChannelSingleConversion工程,大致看一下程序的功能如下: 从一开始,ADC就会按顺序在 ......
hzz592788 测评中心专版
另类烤鸡蛋方法!标题要有吸引力,其实是altera CIII starter板的问题
首先要说的是这块板非常漂亮,由于外部接口比较少,而之前对FPGA(ALTERA和XILINX)这块用得比较熟悉,没有拿到板之后没有做什么实验!最近用来调试示波器V2.0,发现板子上主FPGA芯片非常烫(没 ......
lrz123 DIY/开源硬件专区
dBm等的概念辨析
1、dBmdBm是一个考征功率绝对值的值,计算公式为:10lgP(功率值/1mw)。 如果发射功率P为1mw,折算为dBm后为0dBm。 对于40W的功率,按dBm单位进行折算后的值应为:10lg(40W/1mw)=10lg(40000 ......
fengzhang2002 无线连接
spi_loopback_interrupts例子中的中断断过程
1、点我也不清楚,在初始化SPIFFRX时,bit12~8(RXFFST)=0,bit4~0(RXFFIL)=8,而按资料上说,当RXFFST 》=RXFFIL时发生接收中断,而又是在接收中断服务程序中接收数据,那岂不是不发生中断就接 ......
z_jzhao DSP 与 ARM 处理器
求助,有没有传感器能识别铝制易拉罐的?
毕业设计设计个铝制易拉罐回收装置,想了解一下,怎样的传感器能识别区分铝制易拉罐和马口铁易拉罐?检测到不同材质相应不同的动作,求大神们解答一下,或者有什么更好的方法识别易拉罐说明一下 ......
LJJ675431 传感器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1861  553  147  1581  2358  36  57  6  29  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved