电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QC210M000DG

产品描述CMOS/TTL Output Clock Oscillator, 210MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530QC210M000DG概述

CMOS/TTL Output Clock Oscillator, 210MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QC210M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率210 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
XMOS采用ARM授权设计工业mcu可行吗?
前不久XMOS宣布获得ARM授权,:)今天,小编参加XMOS的产品发布会,推出了xcore-xa,相对于之前的产品,XA将八个核之中的一个核改用了ARM的核来提供更人性化的界面以及更低功耗。 根据当前工业级 ......
诺澜 综合技术交流
在tornado下包含tcl.h的问题
我在tornado2.2下写了如下一段C程序: #include #include #include int main(void) { Tcl_Interp *pTclInterp = Tcl_CreateInterp(); if(!pTclInterp) { ......
rfinter 嵌入式系统
我的CAMERA图象在LCD上怎么只能显示半屏?要不上半屏,要不下半屏。老是全屏显示不了,初始化参数我都是按全屏来设置的。
我的CAMERA图象在LCD上怎么只能显示半屏?要不上半屏,要不下半屏。老是全屏显示不了,初始化参数我都是按全屏来设置的。...
paraller 嵌入式系统
【藏书阁】锁相环电路设计和调试心得
真正是调试才能发现设计中的问题。太哦是工程的第一件就是先调节电源电路。在电原的调试过程中,我发现 LM317 输出总是受到输入的影响。可能就是因为调节端子的电流在输出端产生的电压太大了, ......
wzt DSP 与 ARM 处理器
求压力测控系统主程序流程图!!万分感谢!!
请高手帮忙,在下实在是没有办法了。急需一个压力测控系统的主程序流程图。大四毕业设计用。...
xyye_2005 单片机
奇怪的12864液晶
现在我手头里有一个12864的液晶 ,可是是16脚的,一般不都是20或18脚的吗。这个背面写着12864-8,实在不知道是什么型号用的什么驱动器。大虾们帮帮忙吧。在此跪谢了。...
kongrudalong 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 238  302  779  1607  2293  23  9  58  57  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved