电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NB1124M00DGR

产品描述LVDS Output Clock Oscillator, 1124MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NB1124M00DGR概述

LVDS Output Clock Oscillator, 1124MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NB1124M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1124 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
寻创业合作伙伴
寻志同道合,愿在工控领域创业的合作伙伴。因我们是技术类人员,因此创业合作伙伴希望是市场类人员。基本要求,有创业的热情、人品端正、能吃苦,对工控行业有较深入的理解。地点:西安请将个人 ......
xaqtdz 求职招聘
求购闲置的DSP板子!!!!!!
大家好,小弟今年学校教这本教材:(原文件名:QQ截图未命名.gif)引用图片所以想买个板子练练手。。。望哪位大虾有吃灰的,闲置不用的板子转让给俺,仿真器是必须!!!!学生没有多少米,有最小 ......
Helloeveryon 淘e淘
看看4天3夜能把你熬成什么样?
——特别感谢EEWORLD坛友sjl2001的建议 4天3夜——对每个参与竞赛的人,都是智力、体力、耐力的终极考验。精神的小伙儿,4天3夜之后会变成什么样呢? 为此,EEWORLD发起号召: 1、在 ......
EEWORLD社区 电子竞赛
关于485的硬件电路
MAX3082E:是个485通信芯片(± 15KVESD保护,失效保护,高速( 10Mbps的) ,限摆率限制RS - 485 / RS -422收发器) 我没做过485这块, 大家帮忙分析看看 两个MAX3082E之间接的“4728X00 ......
yshmily 模拟电子
在晒一块官方网上的开发板NXP LPC1768
mbed NXP LPC1768 49190 49191 哈哈,这个按键太帅了,像颗宝石!...
zhaojun_xf NXP MCU
恭请诸位前辈入内
本人初学单片机,菜鸟一只。对51、PIC、MSP430有初步了解,写过几个程序,以前在学校学过模电、数电,但是基本还给老师了。如果要从事电子行业,请问诸位前辈有没有什么建议?谢谢!...
华叶春秋 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2395  1227  2408  1367  2060  26  53  44  21  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved