电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB398M000DG

产品描述LVPECL Output Clock Oscillator, 398MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MB398M000DG概述

LVPECL Output Clock Oscillator, 398MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB398M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率398 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
15周年庆]EE DIY(进度)--上位机UI改动
本帖最后由 RCSN 于 2021-7-12 18:00 编辑 DIY项目详情看此贴 之前的上位机UI主题等实在丑,再优化了下UI,搞了个EE专用的无线串口上位机工具,下图所示,设置相关和串口都可以用菜单栏 ......
RCSN DIY/开源硬件专区
wince手机的MMS的处理过程是怎样的?
哪位大牛可以给小菜鸟解答一下,谢谢!...
sunyitui 嵌入式系统
【LoRa】LoRa开发常见问题
如题:总结了LoRa开发常见的问题,分享出来,欢迎大家下载交流:)。 396539 396540 LoRa开发常见问题:396541 欢迎大家加入,stm32/LoRa物联网:304350312:lov ......
freeelectron 无线连接
基于单片机的万年历程序之一
来源:21icbbs 作者: ;真正的万年历:84bytes的51ASM;==SUB_WNL===万年历==*DengMiao*2004-06-01*****GuangZhou******SJDATA30H;世纪BCD00TO99NHDATA31H;年号BCD00TO990000TO9999年YFDATA32H; ......
fighting 单片机
求助!!(编译不通过)
今天拿自己写好的程序拷到另一台机子上去运行, 但是运行不通过, 提示不能打开一个.o文件,感觉是原来的路径和现在的路径可能不一样而出错的, 但是不知道在哪里改正过来,请教各位高人!谢谢 ......
z997 嵌入式系统
参加安森美设计视频竞赛 赢银版GoPro® HERO4 摄像机
202464 200620 http://player.youku.com/player.php/sid/XMTI1NDUyMzkwNA==/v.swf 跟帖报名参加安森美半导体的“让您的设计出风头”竞赛,提交一个你设计的视频,设计中要涉及 ......
eric_wang 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1611  1794  1023  682  46  11  6  50  42  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved