电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

71V416YS15BE8

产品描述Standard SRAM, 256KX16, 15ns, CMOS, PBGA48, 9 X 9 MM, BGA-48
产品类别存储   
文件大小101KB,共9页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

71V416YS15BE8概述

Standard SRAM, 256KX16, 15ns, CMOS, PBGA48, 9 X 9 MM, BGA-48

71V416YS15BE8规格参数

参数名称属性值
厂商名称IDT (Integrated Device Technology)
零件包装代码BGA
包装说明TFBGA,
针数48
Reach Compliance Codeunknown
ECCN代码3A991
最长访问时间15 ns
JESD-30 代码S-PBGA-B48
JESD-609代码e0
长度9 mm
内存密度4194304 bit
内存集成电路类型STANDARD SRAM
内存宽度16
功能数量1
端子数量48
字数262144 words
字数代码256000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织256KX16
封装主体材料PLASTIC/EPOXY
封装代码TFBGA
封装形状SQUARE
封装形式GRID ARRAY, THIN PROFILE, FINE PITCH
并行/串行PARALLEL
认证状态Not Qualified
座面最大高度1.2 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层TIN LEAD
端子形式BALL
端子节距0.75 mm
端子位置BOTTOM
宽度9 mm
Base Number Matches1

文档预览

下载PDF文档
3.3V CMOS Static RAM
4 Meg (256K x 16-Bit)
Features
256K x 16 advanced high-speed CMOS Static RAM
JEDEC Center Power / GND pinout for reduced noise.
Equal access and cycle times
– Commercial and Industrial: 10/12/15ns
One Chip Select plus one Output Enable pin
Bidirectional data inputs and outputs directly
LVTTL-compatible
Low power consumption via chip deselect
Upper and Lower Byte Enable Pins
Single 3.3V power supply
Available in 44-pin, 400 mil plastic SOJ package and a 44-
pin, 400 mil TSOP Type II package and a 48 ball grid array,
9mm x 9mm package.
IDT71V416YS
IDT71V416YL
Description
The IDT71V416 is a 4,194,304-bit high-speed Static RAM organized
as 256K x 16. It is fabricated using IDT’s high-perfomance, high-reliability
CMOS technology. This state-of-the-art technology, combined with inno-
vative circuit design techniques, provides a cost-effective solution for high-
speed memory needs.
The IDT71V416 has an output enable pin which operates as fast as
5ns, with address access times as fast as 10ns. All bidirectional inputs and
outputs of the IDT71V416 are LVTTL-compatible and operation is from a
single 3.3V supply. Fully static asynchronous circuitry is used, requiring
no clocks or refresh for operation.
The IDT71V416 is packaged in a 44-pin, 400 mil Plastic SOJ and a
44-pin, 400 mil TSOP Type II package and a 48 ball grid array, 9mm x
9mm package.
x
x
x
x
x
x
x
x
x
Functional Block Diagram
Output
Enable
Buffer
OE
A0 - A17
Address
Buffers
Row / Column
Decoders
8
CS
Chip
Select
Buffer
8
Sense
Amps
and
Write
Drivers
High
Byte
Output
Buffer
High
Byte
Write
Buffer
8
I/O 1
8
I/O 8
4,194,304-bit
Memory
Array
WE
Write
Enable
Buffer
16
8
Low
Byte
Output
Buffer
Low
Byte
Write
Buffer
8
I/O 7
8
8
I/O 0
BHE
Byte
Enable
Buffers
BLE
6442 drw 01
OCTOBER 2003
1
©2003 Integrated Device Technology, Inc.
DSC-6442/00
我在开发一个WINCE应用的时候碰到的问题..
由于代码非常多, 所以只简单罗列下我的问题代码: Struct SomeStruct { Wchar_t test; }; Class child3 : FatherClass { Public: ……….. } Class child2 : FatherClass { ......
hami 嵌入式系统
今天发现个好东西:快克高频烙铁,有没有网友打算DIY一个?
具体介绍,可以到淘宝上一搜“ 快克203” ,广告就不做了,这个东西淘宝也不太多,价格则非常畸形。 发现这个东西其实原理跟前段时间某位失业高人修的电磁炉一样:高频涡流加热原理,外形同 ......
zero3360 测试/测量
教你如何阅读别人的程序---代码阅读方法与实践
本帖最后由 tiankai001 于 2014-8-6 23:25 编辑 代码阅读方法与实践 阅读代码是程序员的基本技能,同时也是软件开发、维护、演进、审查和重用过程中不可或缺的组成部分。本书首次将 ......
tiankai001 下载中心专版
ti 运放稳定性分析(全集)
ti 运放稳定性分析(全集)...
寒峰有情 模拟与混合信号
有关音频 低通滤波器的问题
本帖最后由 dontium 于 2015-1-23 11:12 编辑 我想实现以下功能: 179153 采用8K低通滤波器的原因是,AD的采样速率不必太高,只要16K以上就可以采得音频信号。 现在用信号源发出4.4K的正弦 ......
hjl240 模拟与混合信号
最近组织上对嘴巴的管理比较严,发个笑话应应形势
【微小说】李白因夸大庐山瀑布的长度而被拘,柳宗元在狱中遇见李白,忙问因何到此,李说:我说庐山瀑布飞流直下三千尺,人家量了,根本没那么长。柳说:唉,彼此彼此啊,我说千山鸟飞绝,有人举 ......
mmmllb 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 796  149  2091  610  499  18  52  13  55  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved