电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MC177M000DG

产品描述LVPECL Output Clock Oscillator, 177MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MC177M000DG概述

LVPECL Output Clock Oscillator, 177MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MC177M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率177 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
STM32芯片,当使用某个模块的功能时,除了设置时钟或其他参数,有没有需要设置电源的
STM32芯片,当使用某个模块的功能时,除了设置时钟或其他参数,有没有需要设置电源的 ...
深圳小花 stm32/stm8
PCB单面板
哪位做过PCB单面板,可以传授一些经验吗, 我现在做一个电子镇流器PCB单面板,160*16MM,很窄,布线不好布...
mingfeng2116 PCB设计
PyBoard
PyBoad是为MyPython开发和构建的第一个设备。它可以从MyPython网站购买。达米安和Viktoriya的公司可以把原型板海运到世界任何地方。 原来的PyBoard大约有一张大邮票的大小。 该板通过微型US ......
陈韶华 MicroPython开源版块
关于XH2.54系列的继电器
请问XH2.54-2A继电器(其中的2是否是2个管脚的意思?)的管脚分布和工作原理是怎么样的? XH2.54系列的其他继电器如XH2.54-3A,XH2.54-6A的管脚分布及工作原理是否类似? ...
safeandc 嵌入式系统
beaglebone心得三:也谈开发环境安装
其实坛友:fengzhang2002已经说得非常清楚了。https://bbs.eeworld.com.cn/thread-349240-1-1.html 我在这里说下我的经验:主要两条 一:一定要先对版本,我第一个次不是同fengzhang2002 ......
ddllxxrr DSP 与 ARM 处理器
太阳能控制进水程序和电路
主要是控制太阳能的进水,以及水满了自动关闭进水,同时指示太阳能的温度。...
ZXY20099 能源基础设施

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 824  1996  2916  2430  2061  44  9  23  40  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved