电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RB914M000DGR

产品描述LVPECL Output Clock Oscillator, 914MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RB914M000DGR概述

LVPECL Output Clock Oscillator, 914MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RB914M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率914 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于rs232表达错误,再问一下
已知硬件串口是好的,如何用数字式万用表测试串口是否有信号输出?...
liangzuolin 嵌入式系统
求教
夏老师,我是大二的学生,自几买了块Alter的cycloneii的板子,学FPGA也有一段时间了,现在算是入门了吧。身边也没有一个指点的人,只能靠自己琢磨。有的时候就感觉不知道该怎么学了,有时候也想 ......
Flotant_wings FPGA/CPLD
求鉴定:可被人体吸收的无线电子传感器?
来自圣路易斯华盛顿大学医学院和伊利诺大学香槟分校的研究小组发明了一种可测量颅内压力和温度的可移植性电子传感器,最后可被人体吸收。   被吸收的好处就是省去了动手术移除传感器的麻烦。 ......
fish001 无线连接
LM3S中断问题
各位大哥大姐好,小弟在这里请教一个问题。我现在想用GPIO中断,比如说PC7 IO接口,我配置好中断寄存器后,低电平中断,去接收一组连续高低信号,发送端按bit位发送,每次发送1bit,接收端怎么 ......
lxb198191 微控制器 MCU
我想买一台2440的GPS用来改装其他用途,要使用到几个IO和串口。大家觉得行得通吗?
还有,是不是把JTAG接口找出来,使用并口将win ce的bootLoader写入,然后用USB写入win ce系统就可以了。...
socvince 嵌入式系统
用最简单的东西做你想要的-------功放
这里介绍一个设计小巧、线路简单但性能不错的三管音频放大器。其电路见附图。也许你在一些袖珍晶体管收音机可以看到一些与此类似的电路。 原理分析:   电路如图所示,输入极(9014)的基 ......
yuandayuan6999 DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1669  1694  1553  132  351  7  19  39  47  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved