电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WA190M000DG

产品描述CMOS/TTL Output Clock Oscillator, 190MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530WA190M000DG概述

CMOS/TTL Output Clock Oscillator, 190MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WA190M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率190 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
IC制造流程
介绍芯片的生产流程。6950445...
turrui 单片机
DLP优惠了!
全新 DLP LightCrafter™ Display 2010 评估模块,尽享 $200 优惠,时间有限,欲购从速。 原价: $599。 特价: $399。 特价优惠将于 北京时间 2014 年 1 月 21 日零时到期。 特价优惠 ......
dontium 模拟与混合信号
USB设备的问题,获得打开USB设备的lpFilePath
各位大虾你们好: 我正开发一个从USB设备采集数据的上位机程序,使用VC_DDK编写,USB设备不支持HID。参考了DDK中的usb_view代码。 我的开发思路是:搜索计算机上连接的所有USB控制器H ......
xiaohanfirst 嵌入式系统
想做一个基于fpga的视频处理嵌入式系统,还能够实现自己的水印算法,请教思路!!谢谢
我希望自己能做一个嵌入式的视频处理系统,当然是成本越低越好,之前没有这方面的经验。希望高手能给予指点,比如购买什么芯片或者扳子以及相关资料什么的。非常感谢!!(越详细越好)...
cd0054115 嵌入式系统
视频帧同步
现在在做一个帧同步的产品,在网上搜索了相关原理,还是有一些不懂: 1:数字视频存入存储器的点是随意的吗?例如,我可以从一帧的第一个数据开始顺序存活着是从中间任意一个数据开始顺序存 2 ......
zhuxinyu2008 FPGA/CPLD
tmp006问题
调试tmp006红外测温芯片时遇到一个奇怪现象,芯片对光的感应能力要强于热量?放在热源前没啥变化,一旦放到白炙灯或led下温度显示立马上升。这是什么原因?改怎么解决?...
mario813 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1722  2912  2914  2431  1704  44  18  1  50  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved