电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QA630M000DG

产品描述CMOS/TTL Output Clock Oscillator, 630MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530QA630M000DG概述

CMOS/TTL Output Clock Oscillator, 630MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QA630M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率630 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
最后几天Microchip热门开发工具最高55折*的优惠
本帖最后由 眼大5子 于 2014-5-28 08:33 编辑 150915 150916 150917 详情点这...
眼大5子 Microchip MCU
超级小软件(任意窗口最前) 多窗口工作时的利器
人格保证无毒无木马,操作简单,任意窗口最前设置,在多窗口操作时提高速率50%。53698...
ming1005 单片机
寻PDA合作
大家好: 我想找一家PDA厂家来做我们公司产品的一个项目。需要PDA能够有无线网络功能,以及方便的应用程序设计。最好是基于WinCE系统的程序设计。希望有相关信息和厂家能提供资料。谢谢。 ......
glancegreen 嵌入式系统
Altera CPLD做422通讯选型
各位大神,我要用Altera CPLD做5路422通讯,一路收发,四路只收不发,用哪款型号CPLD资源够用,谢谢!!! ...
74564 FPGA/CPLD
大家一般从什么渠道获得获奖作品的资料?
本帖最后由 paulhyde 于 2014-9-15 08:53 编辑 咱们网站感觉已经很全了,而且版主又细心了进行了规整,但是难免还有一些没有整理到 好像听说他们每年会出本书,把获奖的内容罗列起来,大家看 ......
小瑞 电子竞赛
畅想十二月,设计我自己的EEWORLD!
 2010注定是不平凡的一年,在这一年里,恩智浦全程赞助 EEWORLD 2010 激情创新之旅。    光阴荏苒,EEWORLD在大家的精心呵护下,每天都在惊喜地变化着。谢谢大家的日夜陪伴,让我们一年都 ......
EEWORLD社区 为我们提建议&公告

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2885  1978  825  187  1276  17  35  6  4  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved