电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BC274M000DG

产品描述LVDS Output Clock Oscillator, 274MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BC274M000DG概述

LVDS Output Clock Oscillator, 274MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BC274M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率274 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
(连载05)反转式串联开关电源
反转式串联开关电源 1-3.反转式串联开关电源 1-3-1.反转式串联开关电源的工作原理 图1-7是另一种串联式开关电源,一般称为反转式串联开关电源。这种反转式串联开关电源与一般串联式开关电 ......
木犯001号 电源技术
分享我的DIY版LED显示屏
制作初衷:送女友生日礼物制作材料:AT89C52,74HC138,MBI5020,电容,电阻,16*16 LED,按键实现效果:显示单个汉字,汉字逐列左移,根据点阵设计可实现简单动画效果;可操作按键切换显示模式 ......
xhb_123 51单片机
香水版主请教STM8S103的问题!!
我在写EEPROM 后 ADC通道会被自动发变(ADC 是采用连续,扫描模式).请问一下可能是什么原因,我都找了两天了 (eeprom 读写都正常) 另外还有一个问题: 我调用内部的asin() 时如果不关 ......
阿万 stm32/stm8
三相立柱形变压器及其铁心材料
三相立柱形变压器及其铁心材料...
zbz0529 测试/测量
求教这个运放图的RL的作用
如果运放的A点变成+,B点变成- 那么这个RL就变成反馈电阻了吗? 177135 eeworldpostqq...
JFET 模拟电子
初学者,关于单片机的小问题需要大家帮忙解决!
为啥在protues7.10仿真软件上的lcd1602不能正确的从ds12c887芯片中读出时间,并按正常的时间在走呢?...
迈步xxzj 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 943  400  1476  669  1026  39  54  26  7  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved