电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FC1044M00DGR

产品描述LVDS Output Clock Oscillator, 1044MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FC1044M00DGR概述

LVDS Output Clock Oscillator, 1044MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FC1044M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1044 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于F449的UART设置与编程问题?
各位MSP430高手: 我要用MSP430F449的UART0实现485串行通信,虽然网上有很多资料,在下也多方查找拜读,郁闷一周,仍未调通,今特求教坛中高手,给予指点。 硬件连接: F449 ......
liwei5426 微控制器 MCU
以太网数据包学习
以太网帧格式如下图所示: 目的MAC地址(6字节) 源MAC地址(6字节) 协议类型(2字节) 以太网帧数据负载(46字节到1500字节) 协议类型说明: 0x0800:IP协议数据包 ......
liyujun 微控制器 MCU
不想老太快 怎么吃才好?
中老年以后日常饮食有何应注意? 中医师表示,中年后肠胃机能及生理代谢功能减退,饮食的内容应做适度的调整,包括应减少油脂的使用,降低肉类的摄取量,减少食用甜食,避免精致、过度人工或 ......
niersk 聊聊、笑笑、闹闹
低电平是否能通过MOSFET控制高电平(共地)开关
请教高手,低电平能通过MOSFET控制高电平(共地)开关吗?...
xiaoxia 电源技术
我也想学micropython,请问在哪儿可以免费申请到板子啊
想要板子,想学micropython。 ...
shauew MicroPython开源版块
UV4下,换个芯片编译可以通过,仿真却不行了
原来用的是103VE 换成103C8就不能仿真了,仿真的程序是野火的定时器3程序,很奇怪,该改的文件都改过了也不行,有没有遇到类似情况的同学...
luohongzhi stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 800  2526  2416  388  433  20  49  6  24  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved