电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UA668M000DG

产品描述CMOS/TTL Output Clock Oscillator, 668MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531UA668M000DG概述

CMOS/TTL Output Clock Oscillator, 668MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UA668M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率668 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请教CE运行慢的问题
系统自从加了HIVE REGISTER后,运行慢得一塌糊涂;去掉HIVE就OK了。。。 我想问问,大家有没有碰到类似的问题?如何解决的? CE里面哪个函数可以设置查询FLUSH flash的周期和频率的?会不会是 ......
diedong123 嵌入式系统
求基于LPC17XX系列UC/OS-ii的移植例程
求基于LPC17XX系列UC/OS-ii的移植例程,有没已经移植好的大侠,共享让大家学习学习,谢谢!!!...
xuhao0210 单片机
失恋者必读
失恋者说感情是美好的东西,但它却是最难通融的东西。所以对感情,如果你争取不到的话,最好而且也是最聪明的办法是当它不存在,当它没发生,不去重视它(阿Q一下),尽量摆脱它,即使你不愿意 ......
kipper 聊聊、笑笑、闹闹
与天线有关的一些概念
天线增益 ( dB dBi dBd) 在无线通讯的实际应用中,为有效提高通讯效果,减少天线输入功率,天线会做成各种带有辐射方向性的结构以集中辐射功率,由此就引申出“天线增益”的概念。简单说,天 ......
mutoudonggua 无线连接
ADS下用什么语言开发呢?
有过经验的人可否给小弟一些指导 用汇编,c,还是c++呢? 还是各个语言应用与某些具体的情况啊 还有c++是不是和c++标准有什么不一样呢,我今天试一下,比如名字域他不建议我用 using na ......
vairkey 嵌入式系统
今天收到TDK的圆珠笔,看到TDK指南手册,疑惑了?请大家讨论
昨天接到快递电话,说有快递到,估计就是TDK送的圆珠笔,原不打算要的,想想也了解一下TDK的器件吧,对自己以后会有所帮助,虽然现在没怎么用到。 今天早上去门卫取回快递,拆开一看,一本TDK ......
飞雪008 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 248  751  1966  2142  2193  41  59  34  38  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved