电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WB456M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 456MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530WB456M000DGR概述

CMOS/TTL Output Clock Oscillator, 456MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WB456M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率456 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
IIC双机互相通信问题
在使用IIC通信时,如何实现当主机向从机发送完数据以后,主机接收从从机发送的数据(不是应答信号)?需要将所有的设置都重新设置吗?...
caoyonglu Microchip MCU
DLP Lightcrafter™ 4500 EVM 常见问题总结
1. DLP Lightcrafter™ 4500 EVM资料下载 网站:http://www.ti.com/tool/cn/dlplcr4500evm 数据手册和用户指导 • DLP4500(0.45 WXGA DMD) 数据表 (Rev. C)  ......
alan000345 TI技术论坛
VB与s7200通讯例子(blueapple)
引自:http://blog.gkong.com/blog.asp?name=blueapple 读取温度值的程序范例 PLC主程序 网络1 // 设置控制方式为自由口通信方式,启动接收字符中断 // PLC首次扫描 自由口通信, ......
wuguo 工业自动化与控制
NRF24L01模块使用
NRF24L01模块使用 454496454497CE:模块控制线,CSN为低时,CE协同CONFIG寄存器共同决定NRF24L01状态 CSN:SPI片选线 SCK:SPI时钟线 MOSI:SPI数据线(主机输出从机输入) MISO:SPI数 ......
Jacktang 无线连接
AD 20.2.4 x64
501640 链接 https://545c.com/dir/17401394-32057813-893144 ...
dcexpert PCB设计
PCB大电流走线加solder层?
PCB上需要走20A左右的大电流,除了增加线宽,听说还可以在solder层还是paste层上做文章,具体怎么搞得呀,麻烦大家了~...
Z_Z_Y PCB设计

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1365  2481  1291  1405  2635  51  18  28  2  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved