电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RC492M000DGR

产品描述LVPECL Output Clock Oscillator, 492MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RC492M000DGR概述

LVPECL Output Clock Oscillator, 492MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RC492M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率492 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于赋值的一个问题,高手指点
请问一下在always中可以这样赋值吗: begin a...
congtou12315 FPGA/CPLD
基于蓝牙的 智能家居监控系统
在蓝牙技术日益成熟的今天,通过蓝牙实现无线组网有着低成 本、抗干扰、强扩展性和成熟的协议标准等优势。本次项目通过基于 蓝牙技术建立的短距离无线组网平台,来作为未来智能家居系统的一 ......
赵玉田 无线连接
STM32F103的时钟问题
修改了一下英倍特板例程,做了个跑马灯小实验,系统时钟用8M*9=72M,每个灯延时常数为0x0B71B00(十进制数12M),用示波器测出刚好是延时1S,说明时钟是12M,可是下面的程序中系统时钟是72 ......
llgg9527 stm32/stm8
设计一车用笔记本电源,可将直流12V电压转换成为直流19V电压,供笔记本使用
有哪位大神会弄这个的,请详细赐教一下~~...
2693344808 电源技术
c 对 DARAM 的操作问题
本帖最后由 dontium 于 2015-1-23 13:28 编辑 在学习DSP2000系列的过程中一直有一个问题没有搞清楚, 在TMS320LF240X 有544*16位字的片上DARAM,被分为3快:B0,B1,B2.在DARAM中,允许CPU在一个周期 ......
qiyuan775 模拟与混合信号
急,请问TI的DSP怎样控制TI的并行DAC(附型号和时序图)
DSP型号:TI的 TMS320VC5509A(DSP5509) ADC型号:TI 的 DAC904(14位,时序图如图) 时序很简单,但问题是需要15个GPIO口,而该DSP的GPIO口才有7个,请问怎样控制? 我想到的是, ......
NPY 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2864  1080  1831  1091  1557  58  22  37  32  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved