电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MC455M000DG

产品描述LVPECL Output Clock Oscillator, 455MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MC455M000DG概述

LVPECL Output Clock Oscillator, 455MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MC455M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率455 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
拆 ! --- 移动电源
过去Vishay活动,得了个移动电源,心里痒痒,今天把它拆来看看,主要是想看看它的电路 就是这个东西: 216848 拆解步骤就不说了,看到拆开后的样子,你肯定知道怎么拆它了: ......
dontium 以拆会友
[求助]我想实现报警功能,并且能通过计算机接受报警信息的设备
俺是个大新手,想实现以下功能: 有10个开关能把每个开关设置成1--10,当其中一个开关闭和时,计算机能接收到是哪个开关按下了,而且能向计算机发送一条指令或是个标志未,计算机判断出相应的标志 ......
dym77314029 嵌入式系统
51流水灯左右循环的C
用二种方法,(1)数组;(2)总线 跪求:Sad:新手~~~...
洪瞳先生 51单片机
实用创意:AA制刷卡机
AA制相信哥们朋友之间我们都已经习以为常了,AA制,既合理又公平,大家吃得开心,玩得开心!不过有时候总会有人喜欢充大头买单,那就由着他吧。今天我们介绍的是一款实用性非常高的创意AA制刷卡 ......
wljmm 创意市集
DSP之信号采集通用输入/输出GPIO的测试
GPIO作为通用的输入/输出端口,其方向通过I/O方向寄存器IODIR可以设置,并且引脚上的电平通过I/O数据寄存器IODATA来反映, CPU和DMA控制器可以在I/O空间访问这两个寄存器。 GPIO的测试分为 ......
fish001 DSP 与 ARM 处理器
基于Protues软件下的综合仿真
基于Protues软件下的综合仿真 福利贴...把这次自己整的单片机综合实验发出来分享下(含报告)包含单片机IO口输入、输出的控制、数码管的动态显示定时器、串口等资源的控制、DA、AD、1602液晶、8*8 ......
a410709560 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 52  589  1775  864  505  8  38  36  54  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved