电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RB420M000DGR

产品描述LVPECL Output Clock Oscillator, 420MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RB420M000DGR概述

LVPECL Output Clock Oscillator, 420MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RB420M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率420 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请教下为什么我一按外中断按钮系统就复位
请教下为什么我一按外中断按钮系统就复位 ...
simonprince 单片机
关于allegro pcb中的封装问题。
例如实际中需要画一块8层的PCB板子(TOP GND ART03 POWER GND ART06 GND BOT),在画插件封装时,焊盘的各层的参数设置中,是否需要设置除DEFAULT INTERNALR外再加上"GND ART03 POWER GND ART06 ......
feaven PCB设计
太阳能跟随系统
效果: 系统启动后,太阳板,会左右旋转寻找太阳的中心位置。当太阳板正对太阳之后,停止。随着时间推移,太阳板会自动跟随旋转,始终保持与光线垂直角度。遇到阴天或者夜晚,太阳板会旋 ......
victorlee1988 能源基础设施
Wi-Fi6已到,细数设计上的两大挑战
科技一直在进步,所以Wi-Fi 6来了。与前几代Wi-Fi 标准相比,Wi-Fi 6纳入很多新的技术。Wi-Fi 6无论是带宽、频段和天线等多个方面都迎来了重大的升级,著名的手机生产厂家Samsung、LG、Huawei、 ......
alan000345 无线连接
采用低成本FPGA 构建IP 监视摄像系统
519510 ...
至芯科技FPGA大牛 FPGA/CPLD
智能插座真的可以当电表用吗?
本帖最后由 led2015 于 2022-10-26 13:21 编辑 一、智能插座是什么? 智能插座通俗的说是节约用电的一种插座,它除了电源接口之外,内部还具有USB接口和WIFI连接装置,让你可以通 ......
led2015 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 112  1390  2868  2034  1465  12  17  45  53  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved