电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530UC797M000DG

产品描述CMOS/TTL Output Clock Oscillator, 797MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530UC797M000DG概述

CMOS/TTL Output Clock Oscillator, 797MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530UC797M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率797 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【TI荐课】#通过 TI 电源管理实验套件 (TI-PMLK) 系列强化电源知识#
//training.eeworld.com.cn/TI/show/course/5585...
YangTwo TI技术论坛
分享:国产MCU哪家强?
本帖最后由 qwqwqw2088 于 2021-3-12 08:48 编辑 自从去年下半年8寸晶圆开始短缺,STM32单片机的价格开始疯长,有些型号甚至翻了十几倍。于是国内很多MCU厂家开始抓住机会,相继推出高性能 ......
qwqwqw2088 国产芯片交流
TED演讲:Robin Chase 谈Zipcar和她下一个大计划
TED演讲:Robin Chase 谈Zipcar和她下一个大计划 刚刚吃午饭时看的 讲节能减排,车,与无线网络的关系 不是很技术讲解,所以声明一下,免得耽搁大家时间。但是看看也好的 http://player ......
wangfuchong 聊聊、笑笑、闹闹
63842330本群为单片机,ARM嵌入式学习交流平台,欢迎加入
63842330本群为单片机,ARM嵌入式学习交流平台,欢迎加入...
紫皮书 ARM技术
STM8L的I/O
STM8L的PC0/I2C_SDA的端口配置成推挽输出,让其输出高电平,Debug的时候发现相关寄存器的位可以置高,但是相应端口的引脚不能输出为高电平,可能是什么原因呢? ...
czx2014 stm32/stm8
在AlteraPFGA上实现POWERLINK从站设计
在AlteraPFGA上实现POWERLINK从站设计...
EPACCN 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1010  577  2592  2918  502  39  13  38  1  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved