电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RC1334M00DG

产品描述LVPECL Output Clock Oscillator, 1334MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RC1334M00DG概述

LVPECL Output Clock Oscillator, 1334MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RC1334M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1334 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
三相高频斩波式交流稳压装置的研究
三相高频斩波式交流稳压装置的研究 工业设备及大型计算机站等场合,大量应用大功率交流稳压电源。在各种交流稳压设备中,多采用电压补偿原理来稳定输出电压,如:大功率接触补偿型交流稳压电源 ......
zbz0529 嵌入式系统
EEWORLD大学堂----使用SimpleLink解决方案开发蓝牙低功耗应用2
使用SimpleLink解决方案开发蓝牙低功耗应用2:https://training.eeworld.com.cn/course/319...
cuipin 聊聊、笑笑、闹闹
请教个问题
现在手头上有块单片机的开发板。 我想通过51单片机和ADC0804和数码管做个显示电路。 ADC0804的输入时0到5v,数字量输出是0到255,数码管显示也是0到255,现在我想改变一下显示范围,同样是0到 ......
chemical 单片机
数据采集系统选型问题
新接手一项目,振动信号数据采集,主要是采集加速度,速度,位移信号,求电友帮忙选一个MCU。原来使用的是exp9315,wince4.2操作系统。现在想重新做一款产品,还是选择ARM+FPGA,我开发经验少, ......
xyer ARM技术
以太网PHY芯片LAN8720使用问题
最近在折腾以太网,PHY芯片是LAN8720,主控是PIC32MZ,现在情况是8720配置好了,时钟都正常,就是不知道怎么配置数据接收缓冲区描述符,用调试助手能进以太网中断,但因为接收缓冲区没有配置正确 ......
asdmaill Microchip MCU
从《圣经密码》想到的数列问题及python解法
这几天,孩子的数学课外学习群里,老师不再发几何、组合、数论、应用题了,连续天天发数列题。 老师把好好的学习氛围搞得跟脑筋急转弯似的,咱也不敢说什么,只好到这里吐槽。当然,是有技术 ......
nemon 创意市集

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 216  126  2387  430  673  11  57  49  2  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved