电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NC1325M00DGR

产品描述LVDS Output Clock Oscillator, 1325MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NC1325M00DGR概述

LVDS Output Clock Oscillator, 1325MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NC1325M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1325 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
门铃语音片子
拆开一个旧门铃,片子上有7个引脚,接有一个三极管,两个小电容,只有“BY-1”这些字,线有些掉了,谁有这片子的图? 某接不回去了。...
zhang_shuai2005 创意市集
如何利用运放采集电路的电压与电流
本帖最后由 flying510 于 2015-9-8 13:39 编辑 想采用MSP430为控制器,通过AD采集运放收集的电压与电流,能不能推荐一下器件。 :time:要求是不能采用分压电阻。 :)电压最大可能超过40V,而 ......
flying510 微控制器 MCU
【Silicon Labs BG22-EK4108A 蓝牙开发评测】五、蓝牙例程控制额外的管脚PA0
由于对蓝牙例程不是很熟悉,一直想通过GATT增加新的功能,结果还是没有头绪。另外查看了评测要求,好像今天是最后一天了。时间过得好快啊 通过仔细分析Soc_Blinky的例程,以及参考其他E友的 ......
kit7828 Silicon Labs测评专区
楼宇对讲系统安装与调试方法
一、设备安装前的准备  1、安装设备前需对系统所有线路进行全面检查,是否存在断线或短路现象;   2、确认整个系统的线路无任何故障后,方可安装设备,接线的各接点必须加上焊锡;   3、 ......
sairvee 工业自动化与控制
哪位大侠有51单片机控制直流电机的源程序
RTRT,本人现在在做单片机的实验,苦于对电机的一窍不通,程序无法入手啊。。。。...
whisky1020 嵌入式系统
问下LED电阻的计算
这是很基础的问题,但是百度说法看太多了,看迷糊了,只知道大概的值,我想问下大家,这两个图,电阻的具体计算公式,还有电阻的功率是怎么算的? LED的压降都是1.8V,电流10MA 425526425527 ......
sky999 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1170  1687  1572  1438  27  25  36  31  58  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved