电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530UB1027M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1027MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530UB1027M00DGR概述

CMOS/TTL Output Clock Oscillator, 1027MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530UB1027M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1027 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
无法进入接收中断
一段相同的程序,我用开发板连接GPRS,单步调试可以任何时候进入接收中断。 但是在我自己制作的MSP和GPRS的板子上跑,发现只能第一次接收中断的时候进入,后面的接收中断是进入不了。 照这样 ......
面纱如雾 微控制器 MCU
准谐振开关电源控制器建模
了解开关电源中准谐振的有用资料...
tonytong 模拟电子
怎么用lpc1769设计一个低频三相正弦信号发生器?
任务:设计制作一个低频三相正弦信号发生器,能产生频率和相位可调的三相正弦波,并具有数字显示频率、相位和电压的功能 要求: (1)三相正弦波输出频率范围:10hz~100hz,相位差120°; (2 ......
刀刀Lee ARM技术
DSP2000汇编
TBIT a,b 知道TBIT是测试,具体它的功能是什么,语句实施后得到什么?...
独孤求败2030 DSP 与 ARM 处理器
STM32F103 USB 模拟PL2303
最近打算用STM32F103的USB模块模拟PL2303,使用PL2303的驱动,来实现USB转串口。已经用BUS HOUND抓取了PL2303的协议,可我不太清楚怎么修改STM32 USB固件,望各位大侠指点!抓取的2303协议如下 ......
yingchsh ARM技术
RF MEMS市场前景看好 09年将达11亿美元
RF MEMS市场前景看好 09年将达11亿美元 2005年11月28日 16:42 据市场调研公司WTC公布的数据,射频微机电系统(RF MEMS)在2004年的市场规模约为1.25亿美元,而预计到2009年这一市场将 ......
fighting 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 480  100  975  1391  261  53  43  55  42  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved