电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DC373M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 373MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530DC373M000DGR概述

CMOS/TTL Output Clock Oscillator, 373MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DC373M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率373 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请问有人有50%占空比的555无稳态振荡的电路图吗?
我想用555做一个50%占空比的无稳态振荡,求电路,恳请赐教,谢谢。...
PSIR 电源技术
汇编
本帖最后由 paulhyde 于 2014-9-15 09:23 编辑 请问一哈我要做单片机最小系统是用汇编写还是用c写好哇。。。。。我看大家都是汇编哇 ...
liuyong1989 电子竞赛
请教,LPC1788的U型和I型IO内部到底有没有上啦电阻和下拉电阻
LPC1788的U型和I型IO内部到底有没有上啦电阻和下拉电阻呢? 它门的 IOCON 寄存器的MODE bit3和bit4为保留位,那么是内部有上下拉,复位直接上拉,只是不让用户控制呢,还是说根本内部就没有上 ......
lxiao2001 NXP MCU
77Ghz单芯片毫米波传感器可实现自动停车
作者:德州仪器Kishore Ramaiah您是否曾经花时间在购物中心或杂货店寻找停车位,且希望可在入口处下车并自行停车,尤其是在下雨或天气极度炎热的恶劣天气时?若您不必四处寻找停车位,将会节省 ......
alan000345 TI技术论坛
Evc程序转换到vc下的问题
我有一个EVC下对文件操作的程序,现在想看其中文件的内容,想将程序转换到vc下,输出文件中的内容来看,该如何转换以及注意点什么啊?还有在EVC下的编译能通过的程序为什么在vc下总是报错啊?...
topskycn123 嵌入式系统
MDK恐怖事件簿 之 静态变量的地址分配
我不得不承认,我对MDK一直以来仇恨非常巨大,个人喜欢IAR——我有多喜欢IAR,我就有多讨厌MDK; 简单说一下事。 我在用一个队列处理 屏显示内容满了的时候自动挤掉原内容。 但我一直犯 ......
辛昕 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 893  2055  1427  1172  579  37  27  46  51  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved