电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA316M000DG

产品描述LVPECL Output Clock Oscillator, 316MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AA316M000DG概述

LVPECL Output Clock Oscillator, 316MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA316M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率316 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
招聘mbse兼职培训老师
招兼职 mbse 等相关专业讲师或技术支持人员,短周期的培训或技术支持,可周末. 北上广深,成都,武汉,西安,苏州等 主要城市. 内容有培训讲课,或技术支持,或项目外包. 如您想挣点外块, ......
zkxr20 求职招聘
任性DIY 精密ADC LTC2380-24评估板布线完成
本帖最后由 littleshrimp 于 2016-6-7 17:29 编辑 沾下活动的边:lol PCB刚画完,还没进一步检查,丝印还没写 原理图PCB的Altium Designer文件在下边 243051 243052 243053 ......
littleshrimp 测试/测量
28377D 在RAM模式下 下载CPU2不正常的问题
28377D 在flash模式下,CPU1、CPU2的代码都能正常下载运行。但是在RAM模式下,下载CPU1代码可以正常执行,下载CPU2代码后就自动在running状态,以前下载都成功过几次,之后一直下载都自动执行ru ......
yongjian 微控制器 MCU
智能标签天线生产方法及所需设备简介(转贴)
RFID标签的生产链虽然不长,但需要的设备却不少。从制造过程来看,分为芯片制造、天线制造、芯片倒贴或邦定、合成材料印刷、层压/覆膜合成/模切等几道工序。 1. 天线印刷 天线可以采用传统的腐 ......
JasonYoo 无线连接
刚开始学verilog 问个问题啊
quartus II 中 写verilog的时候,敲enter键有时会出现箭头,怎么设置才能消除箭头??求解...
paion FPGA/CPLD
电源产品经理
职位名称: 电源产品经理 职责描述: 负责开关电源的产品设计和产品化实施 负责产品的安规认证,产品规格标准资料撰写 负责新产品开发建 ......
ganfet 求职招聘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2366  452  2672  350  2010  55  31  43  39  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved