电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB1392M00BG

产品描述LVPECL Output Clock Oscillator, 1392MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MB1392M00BG概述

LVPECL Output Clock Oscillator, 1392MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB1392M00BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1392 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
基于AD9851型DDS的数字调制系统设计
本帖最后由 paulhyde 于 2014-9-15 02:58 编辑 基于AD9851型DDS的数字调制系统设计 ...
gaoxia729 电子竞赛
想做个LM3S811的扩展板,求建议
想在申请的LM3S811开发板的基础上做个扩展板,大家有什么好的建议吗?...
upc_arm 微控制器 MCU
电子工程师的前途,好的学习路径
年龄如何?是青春饭么?以前学了到大专的水平,后期中断,现在想努力达到工程师的水平和证书职称能力不知从何开始?求高手指教密迷津...
hero9999 嵌入式系统
5G为什么要用毫米波?
根据3GPP 38.101协议的规定,5G NR主要使用两段频率:FR1频段和FR2频段。FR1频段的频率范围是450MHz——6GHz,又叫sub 6GHz频段;FR2频段的频率范围是24.25GHz——52.6GHz,人们通常叫它毫米波 ......
freebsder 无线连接
ID卡读头干扰问题!
我现在遇到个奇怪的问题,不知如何解决, 我最近要改进公司的POS售饭机的ID卡读卡问题,其实我手头上的程序读卡是很好使的,但是 当两个售饭机的读头离的很的时,就不能连续在同一个读 ......
hailang55 嵌入式系统
不吐不快,CDK开发环境就是个渣渣
1、Flash下载功能没有快捷键,真的很不爽 590041 2、编辑器错误提示,还没小孩过家家来的上心 590042 3、 调试过程中,变量动态查看跟糊了个纸尿布一样,满屏都是 590043 4、 ......
通宵敲代码 玄铁RISC-V活动专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2296  50  2234  1414  2842  26  52  55  18  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved