电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530JA156M000DGR

产品描述CMOS Output Clock Oscillator, 156MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530JA156M000DGR概述

CMOS Output Clock Oscillator, 156MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530JA156M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率156 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
学习调试代码遇到不能理解的地方
1. (UINT16)addr...
chenguanda DSP 与 ARM 处理器
ccs 关于类的问题
我在程序里面定义了一个类 然后编译的时候说:类未定义 error: identifier "class" is undefined...
蓝逸 DSP 与 ARM 处理器
DIY FPGA 系列之EE_FPGA_V1.0闪亮登场,准备送出8块PCB
DIY FPGA的板子终于回来了,呵呵,闲话少说,先上图 先来照全家福 53848 接着来照正面照 53849 反面照 53850 来张特写 53851...
chenzhufly FPGA/CPLD
怎样调用API实现对录音音频输入线路的选择(AC97)?
AC97支持以下几种音频输入: Mono Mix Stereo Mix 辅助 CD 唱机 线路输入(Line In) 麦克风(Mic In) 问题: 我应该调用什么API函数来实现在这几种音频输入线路之间的切 ......
seairensheng 嵌入式系统
PCF8563 日历时钟芯片原理及应用设计
PCF8563 日历时钟芯片原理及应用设计用PCF8563芯片做日历,是很简单也是实际的 价格便宜 的很 先给大大家看看这个程序 ...
rain 模拟电子
目前国内机器人应用现状
目前国内机器人应用现状■国内机器人产业研究不逊于发达国家 从上世纪80年代开始,国内已开始大范围地进行有关机器人的研究。经过20多年的发展,国内在应用、研究方面已经发展得比较好 ......
wkj 机器人开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1061  1411  960  1576  2382  55  53  35  29  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved