电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SB1332M00DG

产品描述LVDS Output Clock Oscillator, 1332MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SB1332M00DG概述

LVDS Output Clock Oscillator, 1332MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SB1332M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1332 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于CCS3.3编译,连接的问题
刚开始接触dsp,现在在熟悉CCS3.3开发环境,想到了一个问题,在一个工程中,有很多种文件,如源程序.c, 汇编源程序.asm,连接命令文件.cmd 和运行库文件.lib 以及头文件.h等等,发现有的程序中这 ......
ttxs_2013 DSP 与 ARM 处理器
Beaglebone外围电路设计 第一周心得项目功能框图 各模块学习文档
现在都是模块化的测试的所以弄了很多开发板这项目随着时间的不断流失感觉压力很大。 97902 这是一些OpenCV的一些学习资料希望想学的看下 97903 97908 97912 中间夭折的LCD扩展板 ......
PENGSHIFANG DSP 与 ARM 处理器
今天是三一五啊,大家有没有对这些芯片公司的牢骚可以发的?
中文资料太少? 版权费太高? 对小客户的支持不够? 呵呵,尽情发泄一下呗~~~...
soso 聊聊、笑笑、闹闹
高手赐教
请问各位大虾常用的滤波集成电路芯片有哪些啊?...
pao9521 测试/测量
大家说学习linux嵌入式应该买2440还是4412呢?
我是这个情况,在培训学校培训了4个月嵌入式linux,现在想自己买一块开发板自己联系一下,本人基础不行(大学机械专业的),硬件方面只懂51,培训期间学习了两周arm4412,对硬件了解还是很少, ......
w578593202 ARM技术
M3/M4资料分享汇总贴
不断整理中…… 1 TIVA C Launchpad的相关资料 https://bbs.eeworld.com.cn/thread-417136-1-1.html 2 TI例程网页控制原理分析(一)-两种方法简介 https://bbs.eeworld.com.cn/thread- ......
azhiking 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2431  1077  2482  2742  981  4  16  6  5  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved