电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BA799M000DGR

产品描述LVDS Output Clock Oscillator, 799MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BA799M000DGR概述

LVDS Output Clock Oscillator, 799MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BA799M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率799 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
小编,你给错链接了
小编,明明你说的是BLE,为啥连接到DLP。 就这这个图片,我想找找BLE资料,不是DLP。 309324 ...
watershade 为我们提建议&公告
针对 Stratix IV EP4SGX360 和 EP4SGX530 器件的电源参考设计
61622 备注:Altera® Stratix™ IV FPGA EP4SGX360及EP4SGX530参考设计展示了TI配电系统插入式电源模块...
莫妮卡 模拟与混合信号
结构体在协议处理中的妙用zz
本帖最后由 hydralisk 于 2017-8-3 11:40 编辑 结构体(struct)是由一系列具有相同类型或不同类型的数据构成的数据集合。在C语言中,结构体(struct)指的是一种数据结构,是聚合数据类型。 ......
hydralisk 嵌入式系统
深入挖掘LPC11XX的中断向量表重映射,发现NXP怎么实现这个重映射
上次我在说LPC11CXX有个bug,在里面提到中断向量表有三种映射:ROM,RAM,FLASH 当默认是FLASH时,用程序去读0x00000000前面48个32位数时,读出来跟程序映射的中断地址是一样,没错。 当改为RAM ......
qiuhaomiao NXP MCU
汽车工程学会:中国汽车及零部件产业电子化发展前景
演讲主题:中国汽车及零部件产业电子化发展前景 演讲嘉宾:中国汽车工程学会 闫建来 主要议题: 1、中国汽车及零部件产业的发展现状 2、汽车产业所面临的主要压力 3、未来汽车产业可能 ......
xinli 汽车电子
preloader是干什么用的。
想具体了解preloader的功能和作用,本人菜鸟,望大神们 指教啊。...
全部都是泡馍 Linux开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1688  903  2497  1319  350  13  3  21  29  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved