电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RB905M000DGR

产品描述LVPECL Output Clock Oscillator, 905MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RB905M000DGR概述

LVPECL Output Clock Oscillator, 905MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RB905M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率905 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
用AD怎么画出外形不规则的电路板边框?例如小四轴
如题,用AD怎么画出外形不规则的电路板边框?例如下面的小四轴 228917 ...
hlwhlw PCB设计
<<每日获奖名单>>【是德科技感恩月】1次报名,天天抽示波器,200余份好礼免费送!
有趣!有料!有惊喜! 2018年度是德科技(Keysight)感恩月再度来袭!现在1次报名,整个3月工作日天天抽大奖! 属于你的示波器、三路直流电源、LCR表、万用表、智能体温计……赶紧抱走! ......
EEWORLD社区 模拟电子
瑞萨电子免费试用活动开始啦!100套开发套件等你来抢!(获奖名单已公布)
活动时间:2014年6月9日-2014年10月12日 瑞萨电子免费试用活动今日正式启动了!100套开发套件等你来抢! 分享评测心得,还能赢取精彩好礼!动起来吧,MCU的小伙伴们~~ 活动交流QQ:20350099 ......
nmg 瑞萨MCU/MPU
画好的PCB在保存的时候出错了,一直保存不了,是什么原因?
只要对PCB进行操作,就会弹出前两个窗口,点击保存就会说保存不了?这种问题怎么解决啊,画了半天都没保存,岂不要全部白费? ...
Evil93 PCB设计
天王舒马赫回归
2010赛季F1揭幕战巴林大奖赛今晚(3月14日)在巴林萨基尔赛道拉开大幕。 本届F1大赛真正是王者的比赛。今年是F1大赛60周年。曾经获得过F1世界冠军的多位车手都亲临巴林赛道,驾驶着曾经的冠军 ......
天天谈芯 聊聊、笑笑、闹闹
单片机 烧写的 原理 是什麼 阿
只是指导有一个叫bootloader的程序 希望那位大大 帮忙解释下子谢谢...
xxlest 嵌入式系统

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1606  996  989  2280  9  33  21  20  46  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved