电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531GA140M000BGR

产品描述CMOS Output Clock Oscillator, 140MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531GA140M000BGR概述

CMOS Output Clock Oscillator, 140MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531GA140M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率140 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
基于DSP 的全数字电机控制解决方案.pdf
基于DSP 的全数字电机控制解决方案.pdf13373...
yunhuihe DSP 与 ARM 处理器
quartus的功能仿真和时序仿真有什么区别
quartus的功能仿真和时序仿真有什么区别,为什么我用时序仿真仿真出来的波形延时很大,如图 我这是一个与门的仿真,上面两个是输入,最下面的一个是输出 我一用功能仿真就出错,错误信息如下: E ......
pxy94 FPGA/CPLD
EMAC 问题
各位大哥大姐: 小弟的网络出了问题,希望大家帮忙了、 系统启动的时候,启动程序可以初始化网络 将镜像通过网络下载到开发板。 但是当系统启动起来后,我发现CE采用静态IP的方式 ......
ckuangling 嵌入式系统
不可多得汽车级的界面设计工具
给大家分享一款工具,嵌入式界面设计软件工具----Da Vinci LCD,主要用来设计汽车娱乐、汽车仪表、工业控制的显示界面。是针对点阵LCD屏的。易学易用,操作简单,能生成C代码。使用工具设计显示 ......
shzldz 汽车电子
【新版CH554评测DIY】音频校音器之6
使用ISD1802实现语音捕捉 1、在使用音频捕捉,使用ISD1802,连接如下 353080 其中需要用VCC,GND连接ISD1820模块,然后把输出的SP1的两个引脚一个接在GND,另一个接入AIN00通道。这里便于测 ......
北方 单片机
UDP通信问题
我用LM3S8962实现UDP通信,想通过计算机上的UDP调试助手发送控制命令,LM3S8962收到控制命令通过udp通信返回状态给计算机的调试助手接收区,但是问题出现了:板子的udp返回的数据计算机上的调试 ......
shiyimei 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2342  1574  1746  2160  2397  32  28  2  52  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved