电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531PA147M000BGR

产品描述CMOS Output Clock Oscillator, 147MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531PA147M000BGR概述

CMOS Output Clock Oscillator, 147MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531PA147M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率147 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
生日快乐啊~~shuangshumei
哈,懒蛋! 电话你,还没起床吧! 生日快乐啊!!!...
soso 聊聊、笑笑、闹闹
请教PIC18F45K20配置字如何写
我用的是MCC18 3.20学生版 在MCC18的样例里面可以看到配置字的设置为#pragram config WDT = OFF 可是在编译的时候却报 :cinfiguration setting 'WDT' not recognized 请问我应该怎样设 ......
FAKDZY Microchip MCU
基于FPGA的高速高精度频率测量的研究.docx
基于FPGA的高速高精度频率测量的研究.docx ...
雷北城 FPGA/CPLD
EEWORLD大学堂----直播回放: 如何进行更加快速、简单且成本更低的AI 摄像头应用的开发
直播回放: 如何进行更加快速、简单且成本更低的AI 摄像头应用的开发:https://training.eeworld.com.cn/course/27381...
hi5 综合技术交流
跪求:S3c44b0单片机驱动ISP1161 USB 问题??
各位大侠,小弟是硬件编程的新手,这里遇到了一个问题,急需求助: MCU:s3c44b0X,USB:ISP1161 DC。 现在的问题是:程序编译以后通过JTAG烧录到单片机中可以征程枚举,但是只要一断点或者按 ......
lml198694 嵌入式系统
TI设计套装 -无线心率检测套件-看起来好诱人,哪位大侠会做~
159937 套件芯片很齐全,看了BOM单,另外购买的东西主要就是电阻/电容/接插件,哪位高手做一个心率检测?:pleased: ...
kejoy TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2508  807  614  2852  833  15  30  19  5  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved