电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530CB87M5000BG

产品描述CMOS Output Clock Oscillator, 87.5MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530CB87M5000BG概述

CMOS Output Clock Oscillator, 87.5MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530CB87M5000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率87.5 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸177.8mm x 127.0mm x 41.91mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
请大侠讲讲volatile的作用
请教下面两句有什么区别: unsignedcharc1 volatileunsignedcharc1...
chouchang Microchip MCU
MSP430(中文)
25854...
pontiff 微控制器 MCU
请大家帮忙设计一个驱动电路
单片机输出了调相波加驱动并隔离来控制单向可控硅,单片机已经输出经过零检测后的任意调相波形触发脉冲,来触发可控硅。一开始我使用了MOC的那种控制方式(带过零检测的光耦)如图,电路根本不 ......
gsy FPGA/CPLD
板子焊完了,秀一下,顺便问个问题。
板子焊接完成。还算顺利。 拍了片片出来秀一下。 还有个小问题。发现电路板上有些电容的位置空着。是不是要焊上电容好些。 91346 背面: 91347 立体看下: 91348 ...
daijun DIY/开源硬件专区
WINCE6调用拨号软件,报633的错误
我在wince6上调试一个PCIE接口的TD模块,厂家提供了一个驱动,改驱动模拟出三个串口,COM6,COM7,COM8, 其中COM6可能加载有问题,出现加载不成功的现象。其她两个口我用串口助手尝试过,是通 ......
panxin 嵌入式系统
cyclone iii外部有5V的信号,应该如何设置才能兼容?
cyclone iii外部有5V的信号,应该如何设置才能兼容?是一个AD7891的AD芯片的控制,逻辑电平是5v,数据通道上串了1k的电阻,输入逻辑电平还是5v...
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 11  2219  60  75  1094  40  35  49  23  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved