电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RB592M000DGR

产品描述LVPECL Output Clock Oscillator, 592MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RB592M000DGR概述

LVPECL Output Clock Oscillator, 592MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RB592M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率592 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【Nucleo-F413ZH测评】2开发板测评_如何快速建立新工程,keil与cube区别
本帖最后由 仙景 于 2016-12-29 09:10 编辑 拿到板子有一段时间了,可以最近项目忙,只能晚上抽出时间玩玩,早上进行发个帖子。现在st工程已经不在更新3.5标准库了,估计以前很多用标准库的 ......
仙景 stm32/stm8
避免自激振荡的两种方法
刚刚发现了两个可以降低自激振荡的方法 : 1.主极点校正法:比较简单而常用的校正措施是在负反馈放大电路的适当位置接入一个电容,接入的电容相当于并联在前一个放大级的负载上。在中 ......
loadinghl 电子竞赛
听说以前的丰田轿车的刹不住风波是小小代码错误
2007美国高速公路,发生丰田汽车不受控制刹不住酿成车祸,之后这个事件成了风波,闹了很长时间。 据EE TIMES报道,最新调查结果显示,电子节气门控制系统(electronic throttle control system) ......
wangfuchong 聊聊、笑笑、闹闹
精密电压源+DDS交流信号源PCB(99se)
精密电压源+DDS交流信号源PCB(99se) 延续ADI DIY活动及瑞萨DIY活动...
蓝雨夜 ADI 工业技术
山东省2010电子设计大赛群,速加啊,咱讨论讨论!!!
本帖最后由 paulhyde 于 2014-9-15 08:54 编辑 山东省2010电子设计大赛群,速加啊,咱讨论讨论!!! 116389549 山东省2010电子设计大赛群,速加啊,咱讨论讨论!!! 116389549 山东省2010电子设 ......
kllkko 电子竞赛
51单片机C语言应该怎样入门
之前我是用汇编的,现在想学一下C语言,不知道从何学起。...
lc3824 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 721  1694  889  2256  460  43  33  24  39  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved