电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962-9562402HNC

产品描述SRAM Module, 512KX32, 100ns, CMOS, QFP-68
产品类别存储   
文件大小281KB,共22页
制造商White Microelectronics
下载文档 详细参数 全文预览

5962-9562402HNC概述

SRAM Module, 512KX32, 100ns, CMOS, QFP-68

5962-9562402HNC规格参数

参数名称属性值
厂商名称White Microelectronics
包装说明QFP-68
Reach Compliance Codeunknown
最长访问时间100 ns
其他特性CONFIGURABLE AS 2M X 8
备用内存宽度16
JESD-30 代码S-XQFP-F68
JESD-609代码e4
长度39.625 mm
内存密度16777216 bit
内存集成电路类型SRAM MODULE
内存宽度32
功能数量1
端子数量68
字数524288 words
字数代码512000
工作模式ASYNCHRONOUS
最高工作温度125 °C
最低工作温度-55 °C
组织512KX32
封装主体材料UNSPECIFIED
封装代码QFF
封装形状SQUARE
封装形式FLATPACK
并行/串行PARALLEL
认证状态Not Qualified
座面最大高度5.1 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子面层GOLD
端子形式FLAT
端子节距1.27 mm
端子位置QUAD
宽度39.625 mm
Base Number Matches1

文档预览

下载PDF文档
REVISIONS
LTR
A
DESCRIPTION
Added note to paragraph 1.2.2 and table I regarding the 4 transistor
design. Paragraph 1.3; changed the power dissipation for device types
05-09 from 2.9 W max to 3.3 W max. Table I; changed the I
CC
max limit
for device types 05-09 from 520 mA to 600 mA. Table I; changed the
I
CCDR1
max limit from 12 mA to 28 mA. Figure 1; changed dimension A
minimum from 0.175 inches to 0.115 inches. Redrew entire document . -
sld
Drawing updated to reflect current requirements. -sld
Table I; Changed the maximum limit for COE and CAD tests from 32
pF to 30 pF. -sld
Update drawing to latest requirements of MIL-PRF-38534. -gc
DATE (YR-MO-DA)
00-09-27
APPROVED
Michael Jones
B
C
D
04-03-29
06-02-06
17-10-17
Raymond Monnin
Raymond Monnin
Charles F. Saffle
REV
SHEET
REV
SHEET
D
15
D
16
D
17
D
18
REV
SHEET
PREPARED BY
Gary Zahn
CHECKED BY
Michael C. Jones
APPROVED BY
Kendall A. Cottongim
D
19
D
20
D
1
D
2
D
3
D
4
D
5
D
6
D
7
D
8
D
9
D
10
D
11
D
12
D
13
D
14
REV STATUS
OF SHEETS
PMIC N/A
STANDARD MICROCIRCUIT
DRAWING
THIS DRAWING IS
AVAILABLE
FOR USE BY ALL
DEPARTMENTS
AND AGENCIES OF THE
DEPARTMENT OF
DEFENSE
AMSC N/A
DLA LAND AND MARITIME
COLUMBUS, OHIO 43218-3990
http://www.landandmaritime.dla.mil/
MICROCIRCUIT, HYBRID, MEMORY,
DIGITAL, 512K x 32-BIT, STATIC RANDOM
ACCESS MEMORY, CMOS
DRAWING APPROVAL DATE
96-08-09
REVISION LEVEL
D
SIZE
A
SHEET
CAGE CODE
67268
1 OF
20
5962-E037-18
5962-95624
DSCC FORM 2233
APR 97
DISTRIBUTION STATEMENT A. Approved for public release. Distribution is unlimited.

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2525  1671  2067  418  2924  50  35  52  28  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved