电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB1055M00BG

产品描述LVPECL Output Clock Oscillator, 1055MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MB1055M00BG概述

LVPECL Output Clock Oscillator, 1055MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB1055M00BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1055 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
求助:FPGA对SATA 2硬盘的读写
是不是在FPGA和硬盘之间还要一个什么转接的芯片?怎么在网上也搜不这种芯片。。。求高人指点一下FPGA对SATA 2硬盘的读写整体构架和需要的硬件!!!...
eeleader FPGA/CPLD
主语上道产品品牌设计广纳贤才
品牌设计师 岗位要求: * 视觉传达设计类专业本科以上学历; * 有平面设计从业经验,并有较多的作品; * 熟练使用Photoshop、Illustrator、CorelDraw等软件,熟悉排版、印刷等后期制作; * ......
nwaydesign 求职招聘
【Beetle ESP32-C3】七、网络授时和请求天气(Arduino)
本篇记录一个案例,功能为:连接Wi-Fi,网络授时,开启定时器(1s),每分钟(整分钟)串口输出一次时间,每5分钟输出一次实时天气信息。 1、请求天气 请求天气是通过“心知天气&r ......
sonicfirr 无线连接
关于nRF2401的收发。
我想问一下,NRF2401的芯片发送数据时,怎么检测它到底发没发信号,我看了许多关于这部分调试的文章,只是对这个问题一带而过,我现在都不知道整个程序到底是哪出了问题。是发射呢,还是i接收呢 ......
范小川 无线连接
BlueNRG-1 的低功耗模式浅析
本帖最后由 cruelfox 于 2018-1-29 15:42 编辑 STEVAL-IDB007V1 玩到现在,基本上对它的低功耗模式了解了。这个SoC和STM32在低功耗模式方便的差异还是很大的。下面这个图是BlueNRG-1手册中的 ......
cruelfox 意法半导体-低功耗射频
android语音情感识别
首先,需要后台识别模型,通过客户端即android端进行语音采集,调用后台识别模块,返回情感分类结果。 有简单的案例没有,谢谢,帮忙一下。 ...
chen123asd 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 246  1333  2636  1297  2603  5  27  54  53  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved