电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB913M000BGR

产品描述LVPECL Output Clock Oscillator, 913MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AB913M000BGR概述

LVPECL Output Clock Oscillator, 913MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AB913M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率913 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
该芯片
如图,为自己下载的程序,求教怎么在CCS4.0中把适用的芯片改成TMS320VC5509A的? ...
appleasdasd TI技术论坛
[求助]程序运行时会把我定义数组值改掉
在程序中作循环 执行时间比较长 若循环次数少 则改变的数组中个数少 若多加两次循环 改变的个数就多 不知道是不是运行时ram占用过大 地址冲突? 如何看程序运行占用的ram?...
gujingyangguang 微控制器 MCU
问问大家最近发布的各款手机,哪款相对性价比更高?
本人的破手机坚持了两年,外屏已碎裂,仍坚持使用了8个月之久,目前实在是卡的受不了了,想问问大家,最近发布的这些款式的手机,哪款性价比较高,适合下手。 本人对手机要求并不是很高,偶尔 ......
雨后的梧桐 聊聊、笑笑、闹闹
请教关于TA7272P地的问题
Dear ALL, 最近在看东芝的TA7272P 在搞个简单SR的测试电路(如下图),主要看VOUT1 VOUT2是否有输出便可,但是我有点比较2的问题,灰心向各位前辈学习,问题是:正负电源15V,这个芯片没有接地 ......
benny512 模拟电子
一个硬件高手的设计经验分享
一:成本节约 现象一:这些拉高/拉低的电阻用多大的阻值关系不大,就选个整数5K吧 点评:市场上不存在5K的阻值,最接近的是 4.99K(精度1%),其次是5.1K(精度5%),其成本分别比精度为20%的 ......
daicheng 嵌入式系统
说说ADI的USB电缆隔离器电路
说说ADI的USB电缆隔离器电路评估板可参见ADI文档CN-0159http://www.analog.com/static/imp ... it_notes/CN0159.pdf 电路中使用了三个元件一、ADuM4160电路中使用了一个关键元件:ADuM4160,它 ......
dontium ADI 工业技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2771  1194  2716  2358  1342  38  57  27  26  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved