电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SC713M000DGR

产品描述LVDS Output Clock Oscillator, 713MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SC713M000DGR概述

LVDS Output Clock Oscillator, 713MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SC713M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率713 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求助,解决红外发射接收问题
本人参考网上资料制作红外测速仪。测试中,并没有测试到物体的速度。哪位大侠熟悉红外方面,请加我qq:473616022,或者留下你的qq或是联系方式,方便交流。...
希雨 PCB设计
求助,arm+linux平台下,中断怎么用?
我想在SPI驱动中使用外部中断,我的想法是这样的: 在SPI_INIT中开启中断,指定中断处理函数入口。这样的话,在SPI驱动已经添加的情况下,在我的其他主函数中,这个中断是不是已经建立了呢?求 ......
hlbytt2005 Linux开发
同行太多,怎样脱颖而出?
做电气设备采购好多年,不断有同行加入,也不温不火了好多年,怎样做到脱颖而出呢?...
buxgan 工作这点儿事
【从0教学嵌入式Linux】第二十四集(上)
本帖最后由 babyking 于 2016-6-20 11:39 编辑 第24课:I2C驱动程序及应用程序开发(一) 244450(一)I2C总线介绍I2C总线是有Philips公司开发的,它是一种比较简单的总线,接线简单,只有两 ......
babyking 嵌入式系统
关于HELPER2416助学计划的附加说明
本帖最后由 spacexplorer 于 2014-7-2 17:44 编辑 开发板申请贴在这里:HELPER2416开发板助学计划——共同玩转HELPER2416 赢ipad、kindle平板 相信申请板子的目的是为了学习,同样,我们举 ......
spacexplorer 嵌入式系统
请问这个部分电路的作用是什么
新手求教,请问图中+12V和-12V中间的电位器作用是什么,红色部分电路作用是什么,求各位大神指点迷津! ...
迷途的小书童 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 661  839  1190  1261  1956  51  34  24  43  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved