电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SC287M000DGR

产品描述LVDS Output Clock Oscillator, 287MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SC287M000DGR概述

LVDS Output Clock Oscillator, 287MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SC287M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率287 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
晒晒E金币换的手机
216927 过节出去玩 包包下水 手机阵亡,立马整一个 红米2A 国货当自强,虽然我是米黑 便宜就是硬道理 感谢eeworld,感谢管管帮下单 ...
ljj3166 聊聊、笑笑、闹闹
怎么在底板上做3g wifi模块 跑系统对主频有没有要求
怎么在底板上做3g wifi模块 跑系统对主频有没有要求 ...
郭家裕 ARM技术
110V~220V 交流输入,19V直流输出电路?
我是新来的,还在读书,现在做的一个课题是110V~220V 交流输入,19V直流输出电路,没搞过,一点都不懂,有哪位前辈做过给点资料看看啊!在线等!谢谢!...
junefire 电源技术
简单,抗干扰能力强,可调整PWM并带驱动MOS输出的IC...谢了
走过,路过,都帮忙顶下...谢谢...
supertrendbruce 模拟电子
TI ARM uboot 移植问题求助
大家好,请问有用过TI davinci系列的ARM吗? 我在移植ubl.bin时出现rbl找不到有效的ubl文件,也就是说没有通过ubl的幻数检查。 请问这ubl的文件描述符在生成.bin文件的时候是放在头部的吧? ......
fld5566 ARM技术
【R7F0C809】CS+应用中的文件引用问题
本帖最后由 ltbytyn 于 2015-10-14 14:23 编辑 CS+是瑞萨自己的编译器,上手还算比较容易的。但在使用过程中,也碰到过很尴尬的事。还好后来算找到问题了。 217260 将左边两个文件复制到右 ......
ltbytyn 瑞萨MCU/MPU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 696  929  464  2050  213  41  20  5  21  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved