电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DC548M000DG

产品描述CMOS/TTL Output Clock Oscillator, 548MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530DC548M000DG概述

CMOS/TTL Output Clock Oscillator, 548MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DC548M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率548 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
大家都听过Parallella 吗?科技的发展太迅速了
去年 10 月,芯片制造厂家 Adapteva 计划创造一款跟 Raspberry Pi 一样大小的计算机“Parallella”,但是其性能却可以胜任超级计算机能完成的任务,于是 Adapteva 在众筹平台 Kickstarter 上发 ......
CMika FPGA/CPLD
RS485总线理论及应用分析
这是一篇转贴,关于485总线的各部分论述较为详细,有网友关于485总线的参考地互连问题提出置疑,故先帖一篇相关文章,再就有关问题展开讨论。随着数字技术的发展和计算机日益广泛的应用,现在一 ......
345 无线连接
矩阵键盘的问题
我用STM32写矩阵键盘程序。以前发过几个帖子,一直没搞好。 电路图: 496175 代码: /******************************************************************************* * ......
chenbingjy stm32/stm8
Zigbee低功耗设计分享
本帖最后由 我不是技术宅 于 2016-1-21 17:44 编辑 ZigBee的低功耗是大家非常在意的一件事,譬如纽扣电池的供电设备。(撸主现在PM3 能做到0.3uA的样子,核心板) 今天撸主码子太多,就简单 ......
我不是技术宅 无线连接
元件库
请教ws62256,w29c040,gal16v8d在原理图中的元件库是什么啊...
myfang303 PCB设计
如何鉴别AMP超5类非屏蔽双绞线真伪
教你几招真伪鉴别方法要点: 以下状况,绝对是假货! 1. 包装箱无任何中文标识的,绝对是假货! 2. 每箱包装不足305米(1000英尺)的,绝对是假货! ......
xyh_521 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2027  1515  238  2126  1479  44  42  25  20  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved